a6fceff1474c2f2dbb217f26292332dbb3b8c5f0
[picodrive.git] / Pico / PicoInt.h
1 // Pico Library - Internal Header File\r
2 \r
3 // (c) Copyright 2004 Dave, All rights reserved.\r
4 // (c) Copyright 2006,2007 Grazvydas "notaz" Ignotas, all rights reserved.\r
5 // Free for non-commercial use.\r
6 \r
7 // For commercial use, separate licencing terms must be obtained.\r
8 \r
9 #ifndef PICO_INTERNAL_INCLUDED\r
10 #define PICO_INTERNAL_INCLUDED\r
11 \r
12 #include <stdio.h>\r
13 #include <stdlib.h>\r
14 #include <string.h>\r
15 #include "Pico.h"\r
16 \r
17 //\r
18 #define USE_POLL_DETECT\r
19 \r
20 #ifndef PICO_INTERNAL\r
21 #define PICO_INTERNAL\r
22 #endif\r
23 #ifndef PICO_INTERNAL_ASM\r
24 #define PICO_INTERNAL_ASM\r
25 #endif\r
26 \r
27 // to select core, define EMU_C68K, EMU_M68K or EMU_F68K in your makefile or project\r
28 \r
29 #ifdef __cplusplus\r
30 extern "C" {\r
31 #endif\r
32 \r
33 \r
34 // ----------------------- 68000 CPU -----------------------\r
35 #ifdef EMU_C68K\r
36 #include "../cpu/Cyclone/Cyclone.h"\r
37 extern struct Cyclone PicoCpu, PicoCpuS68k;\r
38 #define SekCyclesLeftNoMCD PicoCpu.cycles // cycles left for this run\r
39 #define SekCyclesLeft \\r
40         (((PicoMCD&1) && (PicoOpt & 0x2000)) ? (SekCycleAim-SekCycleCnt) : SekCyclesLeftNoMCD)\r
41 #define SekCyclesLeftS68k \\r
42         ((PicoOpt & 0x2000) ? (SekCycleAimS68k-SekCycleCntS68k) : PicoCpuS68k.cycles)\r
43 #define SekSetCyclesLeftNoMCD(c) PicoCpu.cycles=c\r
44 #define SekSetCyclesLeft(c) { \\r
45         if ((PicoMCD&1) && (PicoOpt & 0x2000)) SekCycleCnt=SekCycleAim-(c); else SekSetCyclesLeftNoMCD(c); \\r
46 }\r
47 #define SekPc (PicoCpu.pc-PicoCpu.membase)\r
48 #define SekPcS68k (PicoCpuS68k.pc-PicoCpuS68k.membase)\r
49 #define SekSetStop(x) { PicoCpu.state_flags&=~1; if (x) { PicoCpu.state_flags|=1; PicoCpu.cycles=0; } }\r
50 #define SekSetStopS68k(x) { PicoCpuS68k.state_flags&=~1; if (x) { PicoCpuS68k.state_flags|=1; PicoCpuS68k.cycles=0; } }\r
51 #endif\r
52 \r
53 #ifdef EMU_F68K\r
54 #include "../cpu/fame/fame.h"\r
55 M68K_CONTEXT PicoCpuM68k, PicoCpuS68k;\r
56 #define SekCyclesLeftNoMCD PicoCpuM68k.io_cycle_counter\r
57 #define SekCyclesLeft \\r
58         (((PicoMCD&1) && (PicoOpt & 0x2000)) ? (SekCycleAim-SekCycleCnt) : SekCyclesLeftNoMCD)\r
59 #define SekCyclesLeftS68k \\r
60         ((PicoOpt & 0x2000) ? (SekCycleAimS68k-SekCycleCntS68k) : PicoCpuS68k.io_cycle_counter)\r
61 #define SekSetCyclesLeftNoMCD(c) PicoCpuM68k.io_cycle_counter=c\r
62 #define SekSetCyclesLeft(c) { \\r
63         if ((PicoMCD&1) && (PicoOpt & 0x2000)) SekCycleCnt=SekCycleAim-(c); else SekSetCyclesLeftNoMCD(c); \\r
64 }\r
65 #define SekPc     m68k_get_pc(&PicoCpuM68k)\r
66 #define SekPcS68k m68k_get_pc(&PicoCpuS68k)\r
67 #define SekSetStop(x) { \\r
68         PicoCpuM68k.execinfo &= ~M68K_HALTED; \\r
69         if (x) { PicoCpuM68k.execinfo |= M68K_HALTED; PicoCpuM68k.io_cycle_counter = 0; } \\r
70 }\r
71 #define SekSetStopS68k(x) { \\r
72         PicoCpuS68k.execinfo &= ~M68K_HALTED; \\r
73         if (x) { PicoCpuS68k.execinfo |= M68K_HALTED; PicoCpuS68k.io_cycle_counter = 0; } \\r
74 }\r
75 #endif\r
76 \r
77 #ifdef EMU_M68K\r
78 #include "../cpu/musashi/m68kcpu.h"\r
79 extern m68ki_cpu_core PicoM68kCPU; // MD's CPU\r
80 extern m68ki_cpu_core PicoS68kCPU; // Mega CD's CPU\r
81 #ifndef SekCyclesLeft\r
82 #define SekCyclesLeftNoMCD PicoM68kCPU.cyc_remaining_cycles\r
83 #define SekCyclesLeft \\r
84         (((PicoMCD&1) && (PicoOpt & 0x2000)) ? (SekCycleAim-SekCycleCnt) : SekCyclesLeftNoMCD)\r
85 #define SekCyclesLeftS68k \\r
86         ((PicoOpt & 0x2000) ? (SekCycleAimS68k-SekCycleCntS68k) : PicoS68kCPU.cyc_remaining_cycles)\r
87 #define SekSetCyclesLeftNoMCD(c) SET_CYCLES(c)\r
88 #define SekSetCyclesLeft(c) { \\r
89         if ((PicoMCD&1) && (PicoOpt & 0x2000)) SekCycleCnt=SekCycleAim-(c); else SET_CYCLES(c); \\r
90 }\r
91 #define SekPc m68k_get_reg(&PicoM68kCPU, M68K_REG_PC)\r
92 #define SekPcS68k m68k_get_reg(&PicoS68kCPU, M68K_REG_PC)\r
93 #define SekSetStop(x) { \\r
94         if(x) { SET_CYCLES(0); PicoM68kCPU.stopped=STOP_LEVEL_STOP; } \\r
95         else PicoM68kCPU.stopped=0; \\r
96 }\r
97 #define SekSetStopS68k(x) { \\r
98         if(x) { SET_CYCLES(0); PicoS68kCPU.stopped=STOP_LEVEL_STOP; } \\r
99         else PicoS68kCPU.stopped=0; \\r
100 }\r
101 #endif\r
102 #endif\r
103 \r
104 extern int SekCycleCnt; // cycles done in this frame\r
105 extern int SekCycleAim; // cycle aim\r
106 extern unsigned int SekCycleCntT; // total cycle counter, updated once per frame\r
107 \r
108 #define SekCyclesReset() { \\r
109         SekCycleCntT+=SekCycleAim; \\r
110         SekCycleCnt-=SekCycleAim; \\r
111         SekCycleAim=0; \\r
112 }\r
113 #define SekCyclesBurn(c)  SekCycleCnt+=c\r
114 #define SekCyclesDone()  (SekCycleAim-SekCyclesLeft)    // nuber of cycles done in this frame (can be checked anywhere)\r
115 #define SekCyclesDoneT() (SekCycleCntT+SekCyclesDone()) // total nuber of cycles done for this rom\r
116 \r
117 #define SekEndRun(after) { \\r
118         SekCycleCnt -= SekCyclesLeft - after; \\r
119         if(SekCycleCnt < 0) SekCycleCnt = 0; \\r
120         SekSetCyclesLeft(after); \\r
121 }\r
122 \r
123 extern int SekCycleCntS68k;\r
124 extern int SekCycleAimS68k;\r
125 \r
126 #define SekCyclesResetS68k() { \\r
127         SekCycleCntS68k-=SekCycleAimS68k; \\r
128         SekCycleAimS68k=0; \\r
129 }\r
130 #define SekCyclesDoneS68k()  (SekCycleAimS68k-SekCyclesLeftS68k)\r
131 \r
132 // debug cyclone\r
133 #if defined(EMU_C68K) && defined(EMU_M68K)\r
134 #undef SekSetCyclesLeftNoMCD\r
135 #undef SekSetCyclesLeft\r
136 #undef SekCyclesBurn\r
137 #undef SekEndRun\r
138 #define SekSetCyclesLeftNoMCD(c)\r
139 #define SekSetCyclesLeft(c)\r
140 #define SekCyclesBurn(c) c\r
141 #define SekEndRun(c)\r
142 #endif\r
143 \r
144 // ---------------------------------------------------------\r
145 \r
146 extern int PicoMCD;\r
147 \r
148 // main oscillator clock which controls timing\r
149 #define OSC_NTSC 53693100\r
150 // seems to be accurate, see scans from http://www.hot.ee/tmeeco/\r
151 #define OSC_PAL  53203424\r
152 \r
153 struct PicoVideo\r
154 {\r
155   unsigned char reg[0x20];\r
156   unsigned int command;       // 32-bit Command\r
157   unsigned char pending;      // 1 if waiting for second half of 32-bit command\r
158   unsigned char type;         // Command type (v/c/vsram read/write)\r
159   unsigned short addr;        // Read/Write address\r
160   int status;                 // Status bits\r
161   unsigned char pending_ints; // pending interrupts: ??VH????\r
162   signed char lwrite_cnt;     // VDP write count during active display line\r
163   unsigned char pad[0x12];\r
164 };\r
165 \r
166 struct PicoMisc\r
167 {\r
168   unsigned char rotate;\r
169   unsigned char z80Run;\r
170   unsigned char padTHPhase[2]; // 02 phase of gamepad TH switches\r
171   short scanline;              // 04 0 to 261||311; -1 in fast mode\r
172   char dirtyPal;               // 06 Is the palette dirty (1 - change @ this frame, 2 - some time before)\r
173   unsigned char hardware;      // 07 Hardware value for country\r
174   unsigned char pal;           // 08 1=PAL 0=NTSC\r
175   unsigned char sram_reg;      // SRAM mode register. bit0: allow read? bit1: deny write? bit2: EEPROM? bit4: detected? (header or by access)\r
176   unsigned short z80_bank68k;  // 0a\r
177   unsigned short z80_lastaddr; // this is for Z80 faking\r
178   unsigned char  z80_fakeval;\r
179   unsigned char  pad0;\r
180   unsigned char  padDelay[2];  // 10 gamepad phase time outs, so we count a delay\r
181   unsigned short eeprom_addr;  // EEPROM address register\r
182   unsigned char  eeprom_cycle; // EEPROM SRAM cycle number\r
183   unsigned char  eeprom_slave; // EEPROM slave word for X24C02 and better SRAMs\r
184   unsigned char prot_bytes[2]; // simple protection faking\r
185   unsigned short dma_xfers;\r
186   unsigned char pad[2];\r
187   unsigned int  frame_count; // mainly for movies\r
188 };\r
189 \r
190 // some assembly stuff depend on these, do not touch!\r
191 struct Pico\r
192 {\r
193   unsigned char ram[0x10000];  // 0x00000 scratch ram\r
194   unsigned short vram[0x8000]; // 0x10000\r
195   unsigned char zram[0x2000];  // 0x20000 Z80 ram\r
196   unsigned char ioports[0x10];\r
197   unsigned int pad[0x3c];      // unused\r
198   unsigned short cram[0x40];   // 0x22100\r
199   unsigned short vsram[0x40];  // 0x22180\r
200 \r
201   unsigned char *rom;          // 0x22200\r
202   unsigned int romsize;        // 0x22204\r
203 \r
204   struct PicoMisc m;\r
205   struct PicoVideo video;\r
206 };\r
207 \r
208 // sram\r
209 struct PicoSRAM\r
210 {\r
211   unsigned char *data;          // actual data\r
212   unsigned int start;           // start address in 68k address space\r
213   unsigned int end;\r
214   unsigned char unused1;        // 0c: unused\r
215   unsigned char unused2;\r
216   unsigned char changed;\r
217   unsigned char eeprom_type;    // eeprom type: 0: 7bit (24C01), 2: device with 2 addr words (X24C02+), 3: dev with 3 addr words\r
218   unsigned char eeprom_abits;   // eeprom access must be odd addr for: bit0 ~ cl, bit1 ~ out\r
219   unsigned char eeprom_bit_cl;  // bit number for cl\r
220   unsigned char eeprom_bit_in;  // bit number for in\r
221   unsigned char eeprom_bit_out; // bit number for out\r
222 };\r
223 \r
224 // MCD\r
225 #include "cd/cd_sys.h"\r
226 #include "cd/LC89510.h"\r
227 #include "cd/gfx_cd.h"\r
228 \r
229 struct mcd_pcm\r
230 {\r
231         unsigned char control; // reg7\r
232         unsigned char enabled; // reg8\r
233         unsigned char cur_ch;\r
234         unsigned char bank;\r
235         int pad1;\r
236 \r
237         struct pcm_chan                 // 08, size 0x10\r
238         {\r
239                 unsigned char regs[8];\r
240                 unsigned int  addr;     // .08: played sample address\r
241                 int pad;\r
242         } ch[8];\r
243 };\r
244 \r
245 struct mcd_misc\r
246 {\r
247         unsigned short hint_vector;\r
248         unsigned char  busreq;\r
249         unsigned char  s68k_pend_ints;\r
250         unsigned int   state_flags;     // 04: emu state: reset_pending, dmna_pending\r
251         unsigned int   counter75hz;\r
252         unsigned short audio_offset;    // 0c: for savestates: play pointer offset (0-1023)\r
253         unsigned char  audio_track;     // playing audio track # (zero based)\r
254         char           pad1;\r
255         int            timer_int3;      // 10\r
256         unsigned int   timer_stopwatch;\r
257         unsigned char  bcram_reg;       // 18: battery-backed RAM cart register\r
258         unsigned char  pad2;\r
259         unsigned short pad3;\r
260         int pad[9];\r
261 };\r
262 \r
263 typedef struct\r
264 {\r
265         unsigned char bios[0x20000];                    // 000000: 128K\r
266         union {                                         // 020000: 512K\r
267                 unsigned char prg_ram[0x80000];\r
268                 unsigned char prg_ram_b[4][0x20000];\r
269         };\r
270         union {                                         // 0a0000: 256K\r
271                 struct {\r
272                         unsigned char word_ram2M[0x40000];\r
273                         unsigned char unused[0x20000];\r
274                 };\r
275                 struct {\r
276                         unsigned char unused[0x20000];\r
277                         unsigned char word_ram1M[2][0x20000];\r
278                 };\r
279         };\r
280         union {                                         // 100000: 64K\r
281                 unsigned char pcm_ram[0x10000];\r
282                 unsigned char pcm_ram_b[0x10][0x1000];\r
283         };\r
284         unsigned char s68k_regs[0x200];                 // 110000: GA, not CPU regs\r
285         unsigned char bram[0x2000];                     // 110200: 8K\r
286         struct mcd_misc m;                              // 112200: misc\r
287         struct mcd_pcm pcm;                             // 112240:\r
288         _scd_toc TOC;                                   // not to be saved\r
289         CDD  cdd;\r
290         CDC  cdc;\r
291         _scd scd;\r
292         Rot_Comp rot_comp;\r
293 } mcd_state;\r
294 \r
295 #define Pico_mcd ((mcd_state *)Pico.rom)\r
296 \r
297 // Area.c\r
298 PICO_INTERNAL int PicoAreaPackCpu(unsigned char *cpu, int is_sub);\r
299 PICO_INTERNAL int PicoAreaUnpackCpu(unsigned char *cpu, int is_sub);\r
300 \r
301 // cd/Area.c\r
302 PICO_INTERNAL int PicoCdSaveState(void *file);\r
303 PICO_INTERNAL int PicoCdLoadState(void *file);\r
304 \r
305 // Cart.c\r
306 PICO_INTERNAL void PicoCartDetect(void);\r
307 \r
308 // Draw.c\r
309 PICO_INTERNAL int PicoLine(int scan);\r
310 PICO_INTERNAL void PicoFrameStart(void);\r
311 \r
312 // Draw2.c\r
313 PICO_INTERNAL void PicoFrameFull();\r
314 \r
315 // Memory.c\r
316 PICO_INTERNAL int PicoInitPc(unsigned int pc);\r
317 PICO_INTERNAL_ASM unsigned int CPU_CALL PicoRead32(unsigned int a);\r
318 PICO_INTERNAL void PicoMemSetup(void);\r
319 PICO_INTERNAL_ASM void PicoMemReset(void);\r
320 PICO_INTERNAL int PadRead(int i);\r
321 PICO_INTERNAL unsigned char z80_read(unsigned short a);\r
322 PICO_INTERNAL unsigned short z80_read16(unsigned short a);\r
323 PICO_INTERNAL_ASM void z80_write(unsigned char data, unsigned short a);\r
324 PICO_INTERNAL void z80_write16(unsigned short data, unsigned short a);\r
325 \r
326 // cd/Memory.c\r
327 PICO_INTERNAL void PicoMemSetupCD(void);\r
328 PICO_INTERNAL_ASM void PicoMemResetCD(int r3);\r
329 PICO_INTERNAL_ASM void PicoMemResetCDdecode(int r3);\r
330 \r
331 // Pico.c\r
332 extern struct Pico Pico;\r
333 extern struct PicoSRAM SRam;\r
334 extern int emustatus;\r
335 extern int z80startCycle, z80stopCycle; // in 68k cycles\r
336 PICO_INTERNAL int CheckDMA(void);\r
337 \r
338 // cd/Pico.c\r
339 PICO_INTERNAL int  PicoInitMCD(void);\r
340 PICO_INTERNAL void PicoExitMCD(void);\r
341 PICO_INTERNAL int PicoResetMCD(int hard);\r
342 PICO_INTERNAL int PicoFrameMCD(void);\r
343 \r
344 // Sek.c\r
345 PICO_INTERNAL int SekInit(void);\r
346 PICO_INTERNAL int SekReset(void);\r
347 PICO_INTERNAL int SekInterrupt(int irq);\r
348 PICO_INTERNAL void SekState(unsigned char *data);\r
349 PICO_INTERNAL void SekSetRealTAS(int use_real);\r
350 \r
351 // cd/Sek.c\r
352 PICO_INTERNAL int SekInitS68k(void);\r
353 PICO_INTERNAL int SekResetS68k(void);\r
354 PICO_INTERNAL int SekInterruptS68k(int irq);\r
355 \r
356 // sound/sound.c\r
357 extern int PsndLen_exc_cnt;\r
358 extern int PsndLen_exc_add;\r
359 \r
360 // VideoPort.c\r
361 PICO_INTERNAL_ASM void PicoVideoWrite(unsigned int a,unsigned short d);\r
362 PICO_INTERNAL_ASM unsigned int PicoVideoRead(unsigned int a);\r
363 \r
364 // Misc.c\r
365 PICO_INTERNAL void SRAMWriteEEPROM(unsigned int d);\r
366 PICO_INTERNAL void SRAMUpdPending(unsigned int a, unsigned int d);\r
367 PICO_INTERNAL_ASM unsigned int SRAMReadEEPROM(void);\r
368 PICO_INTERNAL_ASM void memcpy16(unsigned short *dest, unsigned short *src, int count);\r
369 PICO_INTERNAL_ASM void memcpy16bswap(unsigned short *dest, void *src, int count);\r
370 PICO_INTERNAL_ASM void memcpy32(int *dest, int *src, int count); // 32bit word count\r
371 PICO_INTERNAL_ASM void memset32(int *dest, int c, int count);\r
372 \r
373 // cd/Misc.c\r
374 PICO_INTERNAL_ASM void wram_2M_to_1M(unsigned char *m);\r
375 PICO_INTERNAL_ASM void wram_1M_to_2M(unsigned char *m);\r
376 \r
377 // cd/buffering.c\r
378 PICO_INTERNAL void PicoCDBufferRead(void *dest, int lba);\r
379 \r
380 // sound/sound.c\r
381 PICO_INTERNAL void sound_reset(void);\r
382 PICO_INTERNAL void sound_timers_and_dac(int raster);\r
383 PICO_INTERNAL int  sound_render(int offset, int length);\r
384 PICO_INTERNAL void sound_clear(void);\r
385 // z80 functionality wrappers\r
386 PICO_INTERNAL void z80_init(void);\r
387 PICO_INTERNAL void z80_resetCycles(void);\r
388 PICO_INTERNAL void z80_int(void);\r
389 PICO_INTERNAL int  z80_run(int cycles);\r
390 PICO_INTERNAL void z80_pack(unsigned char *data);\r
391 PICO_INTERNAL void z80_unpack(unsigned char *data);\r
392 PICO_INTERNAL void z80_reset(void);\r
393 PICO_INTERNAL void z80_exit(void);\r
394 \r
395 \r
396 #ifdef __cplusplus\r
397 } // End of extern "C"\r
398 #endif\r
399 \r
400 // emulation event logging\r
401 #ifndef EL_LOGMASK\r
402 #define EL_LOGMASK 0\r
403 #endif\r
404 \r
405 #define EL_HVCNT   0x0001 /* hv counter reads */\r
406 #define EL_SR      0x0002 /* SR reads */\r
407 #define EL_INTS    0x0004 /* ints and acks */\r
408 #define EL_YM2612R 0x0008 /* 68k ym2612 reads */\r
409 #define EL_INTSW   0x0010 /* log irq switching on/off */\r
410 #define EL_ASVDP   0x0020 /* VDP accesses during active scan */\r
411 #define EL_VDPDMA  0x0040 /* VDP DMA transfers and their timing */\r
412 #define EL_BUSREQ  0x0080 /* z80 busreq r/w or reset w */\r
413 #define EL_Z80BNK  0x0100 /* z80 i/o through bank area */\r
414 #define EL_SRAMIO  0x0200 /* sram i/o */\r
415 #define EL_EEPROM  0x0400 /* eeprom debug */\r
416 #define EL_UIO     0x0800 /* unmapped i/o */\r
417 #define EL_IO      0x1000 /* all i/o (TODO) */\r
418 \r
419 #define EL_STATUS  0x4000 /* status messages */\r
420 #define EL_ANOMALY 0x8000 /* some unexpected conditions */\r
421 \r
422 #if EL_LOGMASK\r
423 #define elprintf(w,f,...) \\r
424 { \\r
425         if ((w) & EL_LOGMASK) \\r
426                 printf("%05i:%03i: " f "\n",Pico.m.frame_count,Pico.m.scanline,##__VA_ARGS__); \\r
427 }\r
428 #else\r
429 #define elprintf(w,f,...)\r
430 #endif\r
431 \r
432 #endif // PICO_INTERNAL_INCLUDED\r
433 \r