a6846e2f8b53e7ac2d45278c754be175f42ba9c2
[pcsx_rearmed.git] / libpcsxcore / new_dynarec / emu_if.h
1 #include "new_dynarec.h"
2 #include "../r3000a.h"
3
4 extern char invalid_code[0x100000];
5
6 /* weird stuff */
7 #define EAX 0
8 #define ECX 1
9
10 extern int dynarec_local[];
11
12 /* same as psxRegs.GPR.n.* */
13 extern int hi, lo;
14
15 /* same as psxRegs.CP0.n.* */
16 extern int reg_cop0[];
17 #define Status   psxRegs.CP0.n.Status
18 #define Cause    psxRegs.CP0.n.Cause
19 #define EPC      psxRegs.CP0.n.EPC
20 #define BadVAddr psxRegs.CP0.n.BadVAddr
21 #define Context  psxRegs.CP0.n.Context
22 #define EntryHi  psxRegs.CP0.n.EntryHi
23 #define Count    psxRegs.cycle // psxRegs.CP0.n.Count
24
25 /* COP2/GTE */
26 enum gte_opcodes {
27         GTE_RTPS        = 0x01,
28         GTE_NCLIP       = 0x06,
29         GTE_OP          = 0x0c,
30         GTE_DPCS        = 0x10,
31         GTE_INTPL       = 0x11,
32         GTE_MVMVA       = 0x12,
33         GTE_NCDS        = 0x13,
34         GTE_CDP         = 0x14,
35         GTE_NCDT        = 0x16,
36         GTE_NCCS        = 0x1b,
37         GTE_CC          = 0x1c,
38         GTE_NCS         = 0x1e,
39         GTE_NCT         = 0x20,
40         GTE_SQR         = 0x28,
41         GTE_DCPL        = 0x29,
42         GTE_DPCT        = 0x2a,
43         GTE_AVSZ3       = 0x2d,
44         GTE_AVSZ4       = 0x2e,
45         GTE_RTPT        = 0x30,
46         GTE_GPF         = 0x3d,
47         GTE_GPL         = 0x3e,
48         GTE_NCCT        = 0x3f,
49 };
50
51 extern int reg_cop2d[], reg_cop2c[];
52 extern void *gte_handlers[64];
53 extern void *gte_handlers_nf[64];
54 extern const char *gte_regnames[64];
55 extern const char gte_cycletab[64];
56 extern const uint64_t gte_reg_reads[64];
57 extern const uint64_t gte_reg_writes[64];
58
59 /* mem */
60 extern void *mem_rtab;
61 extern void *mem_wtab;
62
63 void jump_handler_read8(u32 addr, u32 *table, u32 cycles);
64 void jump_handler_read16(u32 addr, u32 *table, u32 cycles);
65 void jump_handler_read32(u32 addr, u32 *table, u32 cycles);
66 void jump_handler_write8(u32 addr, u32 data, u32 cycles, u32 *table);
67 void jump_handler_write16(u32 addr, u32 data, u32 cycles, u32 *table);
68 void jump_handler_write32(u32 addr, u32 data, u32 cycles, u32 *table);
69 void jump_handler_write_h(u32 addr, u32 data, u32 cycles, void *handler);
70 void jump_handle_swl(u32 addr, u32 data, u32 cycles);
71 void jump_handle_swr(u32 addr, u32 data, u32 cycles);
72 void rcnt0_read_count_m0(u32 addr, u32, u32 cycles);
73 void rcnt0_read_count_m1(u32 addr, u32, u32 cycles);
74 void rcnt1_read_count_m0(u32 addr, u32, u32 cycles);
75 void rcnt1_read_count_m1(u32 addr, u32, u32 cycles);
76 void rcnt2_read_count_m0(u32 addr, u32, u32 cycles);
77 void rcnt2_read_count_m1(u32 addr, u32, u32 cycles);
78
79 extern unsigned int address;
80 extern void *psxH_ptr;
81 extern void *zeromem_ptr;
82 extern void *scratch_buf_ptr;
83
84 // same as invalid_code, just a region for ram write checks (inclusive)
85 // (psx/guest address range)
86 extern u32 inv_code_start, inv_code_end;
87
88 /* cycles/irqs */
89 extern unsigned int next_interupt;
90 extern int pending_exception;
91
92 /* called by drc */
93 void pcsx_mtc0(u32 reg, u32 val);
94 void pcsx_mtc0_ds(u32 reg, u32 val);
95
96 /* misc */
97 extern void SysPrintf(const char *fmt, ...);
98
99 #ifdef RAM_FIXED
100 #define rdram ((u_char *)0x80000000)
101 #else
102 #define rdram ((u_char *)psxM)
103 #endif