5be66f5c4f4ceb0dcd96b671e0a0a9b80237047c
[picodrive.git] / pico / memory.c
1 /*\r
2  * memory handling\r
3  * (c) Copyright Dave, 2004\r
4  * (C) notaz, 2006-2010\r
5  *\r
6  * This work is licensed under the terms of MAME license.\r
7  * See COPYING file in the top-level directory.\r
8  */\r
9 \r
10 #include "pico_int.h"\r
11 #include "memory.h"\r
12 \r
13 #include "sound/ym2612.h"\r
14 #include "sound/sn76496.h"\r
15 \r
16 extern unsigned int lastSSRamWrite; // used by serial eeprom code\r
17 \r
18 uptr m68k_read8_map  [0x1000000 >> M68K_MEM_SHIFT];\r
19 uptr m68k_read16_map [0x1000000 >> M68K_MEM_SHIFT];\r
20 uptr m68k_write8_map [0x1000000 >> M68K_MEM_SHIFT];\r
21 uptr m68k_write16_map[0x1000000 >> M68K_MEM_SHIFT];\r
22 \r
23 static void xmap_set(uptr *map, int shift, int start_addr, int end_addr,\r
24     const void *func_or_mh, int is_func)\r
25 {\r
26 #ifdef __clang__\r
27   // workaround bug (segfault) in \r
28   // Apple LLVM version 4.2 (clang-425.0.27) (based on LLVM 3.2svn)\r
29   volatile \r
30 #endif\r
31   uptr addr = (uptr)func_or_mh;\r
32   int mask = (1 << shift) - 1;\r
33   int i;\r
34 \r
35   if ((start_addr & mask) != 0 || (end_addr & mask) != mask) {\r
36     elprintf(EL_STATUS|EL_ANOMALY, "xmap_set: tried to map bad range: %06x-%06x",\r
37       start_addr, end_addr);\r
38     return;\r
39   }\r
40 \r
41   if (addr & 1) {\r
42     elprintf(EL_STATUS|EL_ANOMALY, "xmap_set: ptr is not aligned: %08lx", addr);\r
43     return;\r
44   }\r
45 \r
46   if (!is_func)\r
47     addr -= start_addr;\r
48 \r
49   for (i = start_addr >> shift; i <= end_addr >> shift; i++) {\r
50     map[i] = addr >> 1;\r
51     if (is_func)\r
52       map[i] |= MAP_FLAG;\r
53   }\r
54 }\r
55 \r
56 void z80_map_set(uptr *map, int start_addr, int end_addr,\r
57     const void *func_or_mh, int is_func)\r
58 {\r
59   xmap_set(map, Z80_MEM_SHIFT, start_addr, end_addr, func_or_mh, is_func);\r
60 }\r
61 \r
62 void cpu68k_map_set(uptr *map, int start_addr, int end_addr,\r
63     const void *func_or_mh, int is_func)\r
64 {\r
65   xmap_set(map, M68K_MEM_SHIFT, start_addr, end_addr, func_or_mh, is_func);\r
66 }\r
67 \r
68 // more specialized/optimized function (does same as above)\r
69 void cpu68k_map_all_ram(int start_addr, int end_addr, void *ptr, int is_sub)\r
70 {\r
71   uptr *r8map, *r16map, *w8map, *w16map;\r
72   uptr addr = (uptr)ptr;\r
73   int shift = M68K_MEM_SHIFT;\r
74   int i;\r
75 \r
76   if (!is_sub) {\r
77     r8map = m68k_read8_map;\r
78     r16map = m68k_read16_map;\r
79     w8map = m68k_write8_map;\r
80     w16map = m68k_write16_map;\r
81   } else {\r
82     r8map = s68k_read8_map;\r
83     r16map = s68k_read16_map;\r
84     w8map = s68k_write8_map;\r
85     w16map = s68k_write16_map;\r
86   }\r
87 \r
88   addr -= start_addr;\r
89   addr >>= 1;\r
90   for (i = start_addr >> shift; i <= end_addr >> shift; i++)\r
91     r8map[i] = r16map[i] = w8map[i] = w16map[i] = addr;\r
92 }\r
93 \r
94 static u32 m68k_unmapped_read8(u32 a)\r
95 {\r
96   elprintf(EL_UIO, "m68k unmapped r8  [%06x] @%06x", a, SekPc);\r
97   return 0; // assume pulldown, as if MegaCD2 was attached\r
98 }\r
99 \r
100 static u32 m68k_unmapped_read16(u32 a)\r
101 {\r
102   elprintf(EL_UIO, "m68k unmapped r16 [%06x] @%06x", a, SekPc);\r
103   return 0;\r
104 }\r
105 \r
106 static void m68k_unmapped_write8(u32 a, u32 d)\r
107 {\r
108   elprintf(EL_UIO, "m68k unmapped w8  [%06x]   %02x @%06x", a, d & 0xff, SekPc);\r
109 }\r
110 \r
111 static void m68k_unmapped_write16(u32 a, u32 d)\r
112 {\r
113   elprintf(EL_UIO, "m68k unmapped w16 [%06x] %04x @%06x", a, d & 0xffff, SekPc);\r
114 }\r
115 \r
116 void m68k_map_unmap(int start_addr, int end_addr)\r
117 {\r
118 #ifdef __clang__\r
119   // workaround bug (segfault) in \r
120   // Apple LLVM version 4.2 (clang-425.0.27) (based on LLVM 3.2svn)\r
121   volatile \r
122 #endif\r
123   uptr addr;\r
124   int shift = M68K_MEM_SHIFT;\r
125   int i;\r
126 \r
127   addr = (uptr)m68k_unmapped_read8;\r
128   for (i = start_addr >> shift; i <= end_addr >> shift; i++)\r
129     m68k_read8_map[i] = (addr >> 1) | MAP_FLAG;\r
130 \r
131   addr = (uptr)m68k_unmapped_read16;\r
132   for (i = start_addr >> shift; i <= end_addr >> shift; i++)\r
133     m68k_read16_map[i] = (addr >> 1) | MAP_FLAG;\r
134 \r
135   addr = (uptr)m68k_unmapped_write8;\r
136   for (i = start_addr >> shift; i <= end_addr >> shift; i++)\r
137     m68k_write8_map[i] = (addr >> 1) | MAP_FLAG;\r
138 \r
139   addr = (uptr)m68k_unmapped_write16;\r
140   for (i = start_addr >> shift; i <= end_addr >> shift; i++)\r
141     m68k_write16_map[i] = (addr >> 1) | MAP_FLAG;\r
142 }\r
143 \r
144 MAKE_68K_READ8(m68k_read8, m68k_read8_map)\r
145 MAKE_68K_READ16(m68k_read16, m68k_read16_map)\r
146 MAKE_68K_READ32(m68k_read32, m68k_read16_map)\r
147 MAKE_68K_WRITE8(m68k_write8, m68k_write8_map)\r
148 MAKE_68K_WRITE16(m68k_write16, m68k_write16_map)\r
149 MAKE_68K_WRITE32(m68k_write32, m68k_write16_map)\r
150 \r
151 // -----------------------------------------------------------------\r
152 \r
153 static u32 ym2612_read_local_68k(void);\r
154 static int ym2612_write_local(u32 a, u32 d, int is_from_z80);\r
155 static void z80_mem_setup(void);\r
156 \r
157 #ifdef _ASM_MEMORY_C\r
158 u32 PicoRead8_sram(u32 a);\r
159 u32 PicoRead16_sram(u32 a);\r
160 #endif\r
161 \r
162 #ifdef EMU_CORE_DEBUG\r
163 u32 lastread_a, lastread_d[16]={0,}, lastwrite_cyc_d[16]={0,}, lastwrite_mus_d[16]={0,};\r
164 int lrp_cyc=0, lrp_mus=0, lwp_cyc=0, lwp_mus=0;\r
165 extern unsigned int ppop;\r
166 #endif\r
167 \r
168 #ifdef IO_STATS\r
169 void log_io(unsigned int addr, int bits, int rw);\r
170 #elif defined(_MSC_VER)\r
171 #define log_io\r
172 #else\r
173 #define log_io(...)\r
174 #endif\r
175 \r
176 #if defined(EMU_C68K)\r
177 void cyclone_crashed(u32 pc, struct Cyclone *context)\r
178 {\r
179     elprintf(EL_STATUS|EL_ANOMALY, "%c68k crash detected @ %06x",\r
180       context == &PicoCpuCM68k ? 'm' : 's', pc);\r
181     context->membase = (u32)Pico.rom;\r
182     context->pc = (u32)Pico.rom + Pico.romsize;\r
183 }\r
184 #endif\r
185 \r
186 // -----------------------------------------------------------------\r
187 // memmap helpers\r
188 \r
189 static u32 read_pad_3btn(int i, u32 out_bits)\r
190 {\r
191   u32 pad = ~PicoPadInt[i]; // Get inverse of pad MXYZ SACB RLDU\r
192   u32 value;\r
193 \r
194   if (out_bits & 0x40) // TH\r
195     value = pad & 0x3f;                      // ?1CB RLDU\r
196   else\r
197     value = ((pad & 0xc0) >> 2) | (pad & 3); // ?0SA 00DU\r
198 \r
199   value |= out_bits & 0x40;\r
200   return value;\r
201 }\r
202 \r
203 static u32 read_pad_6btn(int i, u32 out_bits)\r
204 {\r
205   u32 pad = ~PicoPadInt[i]; // Get inverse of pad MXYZ SACB RLDU\r
206   int phase = Pico.m.padTHPhase[i];\r
207   u32 value;\r
208 \r
209   if (phase == 2 && !(out_bits & 0x40)) {\r
210     value = (pad & 0xc0) >> 2;                   // ?0SA 0000\r
211     goto out;\r
212   }\r
213   else if(phase == 3) {\r
214     if (out_bits & 0x40)\r
215       return (pad & 0x30) | ((pad >> 8) & 0xf);  // ?1CB MXYZ\r
216     else\r
217       return ((pad & 0xc0) >> 2) | 0x0f;         // ?0SA 1111\r
218     goto out;\r
219   }\r
220 \r
221   if (out_bits & 0x40) // TH\r
222     value = pad & 0x3f;                          // ?1CB RLDU\r
223   else\r
224     value = ((pad & 0xc0) >> 2) | (pad & 3);     // ?0SA 00DU\r
225 \r
226 out:\r
227   value |= out_bits & 0x40;\r
228   return value;\r
229 }\r
230 \r
231 static u32 read_nothing(int i, u32 out_bits)\r
232 {\r
233   return 0xff;\r
234 }\r
235 \r
236 typedef u32 (port_read_func)(int index, u32 out_bits);\r
237 \r
238 static port_read_func *port_readers[3] = {\r
239   read_pad_3btn,\r
240   read_pad_3btn,\r
241   read_nothing\r
242 };\r
243 \r
244 static NOINLINE u32 port_read(int i)\r
245 {\r
246   u32 data_reg = Pico.ioports[i + 1];\r
247   u32 ctrl_reg = Pico.ioports[i + 4] | 0x80;\r
248   u32 in, out;\r
249 \r
250   out = data_reg & ctrl_reg;\r
251   out |= 0x7f & ~ctrl_reg; // pull-ups\r
252 \r
253   in = port_readers[i](i, out);\r
254 \r
255   return (in & ~ctrl_reg) | (data_reg & ctrl_reg);\r
256 }\r
257 \r
258 void PicoSetInputDevice(int port, enum input_device device)\r
259 {\r
260   port_read_func *func;\r
261 \r
262   if (port < 0 || port > 2)\r
263     return;\r
264 \r
265   switch (device) {\r
266   case PICO_INPUT_PAD_3BTN:\r
267     func = read_pad_3btn;\r
268     break;\r
269 \r
270   case PICO_INPUT_PAD_6BTN:\r
271     func = read_pad_6btn;\r
272     break;\r
273 \r
274   default:\r
275     func = read_nothing;\r
276     break;\r
277   }\r
278 \r
279   port_readers[port] = func;\r
280 }\r
281 \r
282 NOINLINE u32 io_ports_read(u32 a)\r
283 {\r
284   u32 d;\r
285   a = (a>>1) & 0xf;\r
286   switch (a) {\r
287     case 0:  d = Pico.m.hardware; break; // Hardware value (Version register)\r
288     case 1:  d = port_read(0); break;\r
289     case 2:  d = port_read(1); break;\r
290     case 3:  d = port_read(2); break;\r
291     default: d = Pico.ioports[a]; break; // IO ports can be used as RAM\r
292   }\r
293   return d;\r
294 }\r
295 \r
296 NOINLINE void io_ports_write(u32 a, u32 d)\r
297 {\r
298   a = (a>>1) & 0xf;\r
299 \r
300   // 6 button gamepad: if TH went from 0 to 1, gamepad changes state\r
301   if (1 <= a && a <= 2)\r
302   {\r
303     Pico.m.padDelay[a - 1] = 0;\r
304     if (!(Pico.ioports[a] & 0x40) && (d & 0x40))\r
305       Pico.m.padTHPhase[a - 1]++;\r
306   }\r
307 \r
308   // certain IO ports can be used as RAM\r
309   Pico.ioports[a] = d;\r
310 }\r
311 \r
312 // lame..\r
313 static int z80_cycles_from_68k(void)\r
314 {\r
315   return z80_cycle_aim\r
316     + cycles_68k_to_z80(SekCyclesDone() - last_z80_sync);\r
317 }\r
318 \r
319 void NOINLINE ctl_write_z80busreq(u32 d)\r
320 {\r
321   d&=1; d^=1;\r
322   elprintf(EL_BUSREQ, "set_zrun: %i->%i [%i] @%06x", Pico.m.z80Run, d, SekCyclesDone(), SekPc);\r
323   if (d ^ Pico.m.z80Run)\r
324   {\r
325     if (d)\r
326     {\r
327       z80_cycle_cnt = z80_cycles_from_68k();\r
328     }\r
329     else\r
330     {\r
331       if ((PicoOpt&POPT_EN_Z80) && !Pico.m.z80_reset) {\r
332         pprof_start(m68k);\r
333         PicoSyncZ80(SekCyclesDone());\r
334         pprof_end_sub(m68k);\r
335       }\r
336     }\r
337     Pico.m.z80Run = d;\r
338   }\r
339 }\r
340 \r
341 void NOINLINE ctl_write_z80reset(u32 d)\r
342 {\r
343   d&=1; d^=1;\r
344   elprintf(EL_BUSREQ, "set_zreset: %i->%i [%i] @%06x", Pico.m.z80_reset, d, SekCyclesDone(), SekPc);\r
345   if (d ^ Pico.m.z80_reset)\r
346   {\r
347     if (d)\r
348     {\r
349       if ((PicoOpt&POPT_EN_Z80) && Pico.m.z80Run) {\r
350         pprof_start(m68k);\r
351         PicoSyncZ80(SekCyclesDone());\r
352         pprof_end_sub(m68k);\r
353       }\r
354       YM2612ResetChip();\r
355       timers_reset();\r
356     }\r
357     else\r
358     {\r
359       z80_cycle_cnt = z80_cycles_from_68k();\r
360       z80_reset();\r
361     }\r
362     Pico.m.z80_reset = d;\r
363   }\r
364 }\r
365 \r
366 // -----------------------------------------------------------------\r
367 \r
368 #ifndef _ASM_MEMORY_C\r
369 \r
370 // cart (save) RAM area (usually 0x200000 - ...)\r
371 static u32 PicoRead8_sram(u32 a)\r
372 {\r
373   u32 d;\r
374   if (SRam.start <= a && a <= SRam.end && (Pico.m.sram_reg & SRR_MAPPED))\r
375   {\r
376     if (SRam.flags & SRF_EEPROM) {\r
377       d = EEPROM_read();\r
378       if (!(a & 1))\r
379         d >>= 8;\r
380     } else\r
381       d = *(u8 *)(SRam.data - SRam.start + a);\r
382     elprintf(EL_SRAMIO, "sram r8  [%06x]   %02x @ %06x", a, d, SekPc);\r
383     return d;\r
384   }\r
385 \r
386   // XXX: this is banking unfriendly\r
387   if (a < Pico.romsize)\r
388     return Pico.rom[a ^ 1];\r
389   \r
390   return m68k_unmapped_read8(a);\r
391 }\r
392 \r
393 static u32 PicoRead16_sram(u32 a)\r
394 {\r
395   u32 d;\r
396   if (SRam.start <= a && a <= SRam.end && (Pico.m.sram_reg & SRR_MAPPED))\r
397   {\r
398     if (SRam.flags & SRF_EEPROM)\r
399       d = EEPROM_read();\r
400     else {\r
401       u8 *pm = (u8 *)(SRam.data - SRam.start + a);\r
402       d  = pm[0] << 8;\r
403       d |= pm[1];\r
404     }\r
405     elprintf(EL_SRAMIO, "sram r16 [%06x] %04x @ %06x", a, d, SekPc);\r
406     return d;\r
407   }\r
408 \r
409   if (a < Pico.romsize)\r
410     return *(u16 *)(Pico.rom + a);\r
411 \r
412   return m68k_unmapped_read16(a);\r
413 }\r
414 \r
415 #endif // _ASM_MEMORY_C\r
416 \r
417 static void PicoWrite8_sram(u32 a, u32 d)\r
418 {\r
419   if (a > SRam.end || a < SRam.start || !(Pico.m.sram_reg & SRR_MAPPED)) {\r
420     m68k_unmapped_write8(a, d);\r
421     return;\r
422   }\r
423 \r
424   elprintf(EL_SRAMIO, "sram w8  [%06x]   %02x @ %06x", a, d & 0xff, SekPc);\r
425   if (SRam.flags & SRF_EEPROM)\r
426   {\r
427     EEPROM_write8(a, d);\r
428   }\r
429   else {\r
430     u8 *pm = (u8 *)(SRam.data - SRam.start + a);\r
431     if (*pm != (u8)d) {\r
432       SRam.changed = 1;\r
433       *pm = (u8)d;\r
434     }\r
435   }\r
436 }\r
437 \r
438 static void PicoWrite16_sram(u32 a, u32 d)\r
439 {\r
440   if (a > SRam.end || a < SRam.start || !(Pico.m.sram_reg & SRR_MAPPED)) {\r
441     m68k_unmapped_write16(a, d);\r
442     return;\r
443   }\r
444 \r
445   elprintf(EL_SRAMIO, "sram w16 [%06x] %04x @ %06x", a, d & 0xffff, SekPc);\r
446   if (SRam.flags & SRF_EEPROM)\r
447   {\r
448     EEPROM_write16(d);\r
449   }\r
450   else {\r
451     u8 *pm = (u8 *)(SRam.data - SRam.start + a);\r
452     if (pm[0] != (u8)(d >> 8)) {\r
453       SRam.changed = 1;\r
454       pm[0] = (u8)(d >> 8);\r
455     }\r
456     if (pm[1] != (u8)d) {\r
457       SRam.changed = 1;\r
458       pm[1] = (u8)d;\r
459     }\r
460   }\r
461 }\r
462 \r
463 // z80 area (0xa00000 - 0xa0ffff)\r
464 // TODO: verify mirrors VDP and bank reg (bank area mirroring verified)\r
465 static u32 PicoRead8_z80(u32 a)\r
466 {\r
467   u32 d = 0xff;\r
468   if ((Pico.m.z80Run & 1) || Pico.m.z80_reset) {\r
469     elprintf(EL_ANOMALY, "68k z80 read with no bus! [%06x] @ %06x", a, SekPc);\r
470     // open bus. Pulled down if MegaCD2 is attached.\r
471     return 0;\r
472   }\r
473 \r
474   if ((a & 0x4000) == 0x0000)\r
475     d = Pico.zram[a & 0x1fff];\r
476   else if ((a & 0x6000) == 0x4000) // 0x4000-0x5fff\r
477     d = ym2612_read_local_68k(); \r
478   else\r
479     elprintf(EL_UIO|EL_ANOMALY, "68k bad read [%06x] @%06x", a, SekPc);\r
480   return d;\r
481 }\r
482 \r
483 static u32 PicoRead16_z80(u32 a)\r
484 {\r
485   u32 d = PicoRead8_z80(a);\r
486   return d | (d << 8);\r
487 }\r
488 \r
489 static void PicoWrite8_z80(u32 a, u32 d)\r
490 {\r
491   if ((Pico.m.z80Run & 1) || Pico.m.z80_reset) {\r
492     // verified on real hw\r
493     elprintf(EL_ANOMALY, "68k z80 write with no bus or reset! [%06x] %02x @ %06x", a, d&0xff, SekPc);\r
494     return;\r
495   }\r
496 \r
497   if ((a & 0x4000) == 0x0000) { // z80 RAM\r
498     SekCyclesBurnRun(2); // FIXME hack\r
499     Pico.zram[a & 0x1fff] = (u8)d;\r
500     return;\r
501   }\r
502   if ((a & 0x6000) == 0x4000) { // FM Sound\r
503     if (PicoOpt & POPT_EN_FM)\r
504       emustatus |= ym2612_write_local(a&3, d&0xff, 0)&1;\r
505     return;\r
506   }\r
507   // TODO: probably other VDP access too? Maybe more mirrors?\r
508   if ((a & 0x7ff9) == 0x7f11) { // PSG Sound\r
509     if (PicoOpt & POPT_EN_PSG)\r
510       SN76496Write(d);\r
511     return;\r
512   }\r
513   if ((a & 0x7f00) == 0x6000) // Z80 BANK register\r
514   {\r
515     Pico.m.z80_bank68k >>= 1;\r
516     Pico.m.z80_bank68k |= d << 8;\r
517     Pico.m.z80_bank68k &= 0x1ff; // 9 bits and filled in the new top one\r
518     elprintf(EL_Z80BNK, "z80 bank=%06x", Pico.m.z80_bank68k << 15);\r
519     return;\r
520   }\r
521   elprintf(EL_UIO|EL_ANOMALY, "68k bad write [%06x] %02x @ %06x", a, d&0xff, SekPc);\r
522 }\r
523 \r
524 static void PicoWrite16_z80(u32 a, u32 d)\r
525 {\r
526   // for RAM, only most significant byte is sent\r
527   // TODO: verify remaining accesses\r
528   PicoWrite8_z80(a, d >> 8);\r
529 }\r
530 \r
531 #ifndef _ASM_MEMORY_C\r
532 \r
533 // IO/control area (0xa10000 - 0xa1ffff)\r
534 u32 PicoRead8_io(u32 a)\r
535 {\r
536   u32 d;\r
537 \r
538   if ((a & 0xffe0) == 0x0000) { // I/O ports\r
539     d = io_ports_read(a);\r
540     goto end;\r
541   }\r
542 \r
543   // faking open bus (MegaCD pulldowns don't work here curiously)\r
544   d = Pico.m.rotate++;\r
545   d ^= d << 6;\r
546 \r
547   if ((a & 0xfc00) == 0x1000) {\r
548     // bit8 seems to be readable in this range\r
549     if (!(a & 1))\r
550       d &= ~0x01;\r
551 \r
552     if ((a & 0xff01) == 0x1100) { // z80 busreq (verified)\r
553       d |= (Pico.m.z80Run | Pico.m.z80_reset) & 1;\r
554       elprintf(EL_BUSREQ, "get_zrun: %02x [%i] @%06x", d, SekCyclesDone(), SekPc);\r
555     }\r
556     goto end;\r
557   }\r
558 \r
559   if (PicoOpt & POPT_EN_32X) {\r
560     d = PicoRead8_32x(a);\r
561     goto end;\r
562   }\r
563 \r
564   d = m68k_unmapped_read8(a);\r
565 end:\r
566   return d;\r
567 }\r
568 \r
569 u32 PicoRead16_io(u32 a)\r
570 {\r
571   u32 d;\r
572 \r
573   if ((a & 0xffe0) == 0x0000) { // I/O ports\r
574     d = io_ports_read(a);\r
575     d |= d << 8;\r
576     goto end;\r
577   }\r
578 \r
579   // faking open bus\r
580   d = (Pico.m.rotate += 0x41);\r
581   d ^= (d << 5) ^ (d << 8);\r
582 \r
583   // bit8 seems to be readable in this range\r
584   if ((a & 0xfc00) == 0x1000) {\r
585     d &= ~0x0100;\r
586 \r
587     if ((a & 0xff00) == 0x1100) { // z80 busreq\r
588       d |= ((Pico.m.z80Run | Pico.m.z80_reset) & 1) << 8;\r
589       elprintf(EL_BUSREQ, "get_zrun: %04x [%i] @%06x", d, SekCyclesDone(), SekPc);\r
590     }\r
591     goto end;\r
592   }\r
593 \r
594   if (PicoOpt & POPT_EN_32X) {\r
595     d = PicoRead16_32x(a);\r
596     goto end;\r
597   }\r
598 \r
599   d = m68k_unmapped_read16(a);\r
600 end:\r
601   return d;\r
602 }\r
603 \r
604 void PicoWrite8_io(u32 a, u32 d)\r
605 {\r
606   if ((a & 0xffe1) == 0x0001) { // I/O ports (verified: only LSB!)\r
607     io_ports_write(a, d);\r
608     return;\r
609   }\r
610   if ((a & 0xff01) == 0x1100) { // z80 busreq\r
611     ctl_write_z80busreq(d);\r
612     return;\r
613   }\r
614   if ((a & 0xff01) == 0x1200) { // z80 reset\r
615     ctl_write_z80reset(d);\r
616     return;\r
617   }\r
618   if (a == 0xa130f1) { // sram access register\r
619     elprintf(EL_SRAMIO, "sram reg=%02x", d);\r
620     Pico.m.sram_reg &= ~(SRR_MAPPED|SRR_READONLY);\r
621     Pico.m.sram_reg |= (u8)(d & 3);\r
622     return;\r
623   }\r
624   if (PicoOpt & POPT_EN_32X) {\r
625     PicoWrite8_32x(a, d);\r
626     return;\r
627   }\r
628 \r
629   m68k_unmapped_write8(a, d);\r
630 }\r
631 \r
632 void PicoWrite16_io(u32 a, u32 d)\r
633 {\r
634   if ((a & 0xffe0) == 0x0000) { // I/O ports (verified: only LSB!)\r
635     io_ports_write(a, d);\r
636     return;\r
637   }\r
638   if ((a & 0xff00) == 0x1100) { // z80 busreq\r
639     ctl_write_z80busreq(d >> 8);\r
640     return;\r
641   }\r
642   if ((a & 0xff00) == 0x1200) { // z80 reset\r
643     ctl_write_z80reset(d >> 8);\r
644     return;\r
645   }\r
646   if (a == 0xa130f0) { // sram access register\r
647     elprintf(EL_SRAMIO, "sram reg=%02x", d);\r
648     Pico.m.sram_reg &= ~(SRR_MAPPED|SRR_READONLY);\r
649     Pico.m.sram_reg |= (u8)(d & 3);\r
650     return;\r
651   }\r
652   if (PicoOpt & POPT_EN_32X) {\r
653     PicoWrite16_32x(a, d);\r
654     return;\r
655   }\r
656   m68k_unmapped_write16(a, d);\r
657 }\r
658 \r
659 #endif // _ASM_MEMORY_C\r
660 \r
661 // VDP area (0xc00000 - 0xdfffff)\r
662 // TODO: verify if lower byte goes to PSG on word writes\r
663 static u32 PicoRead8_vdp(u32 a)\r
664 {\r
665   if ((a & 0x00e0) == 0x0000)\r
666     return PicoVideoRead8(a);\r
667 \r
668   elprintf(EL_UIO|EL_ANOMALY, "68k bad read [%06x] @%06x", a, SekPc);\r
669   return 0;\r
670 }\r
671 \r
672 static u32 PicoRead16_vdp(u32 a)\r
673 {\r
674   if ((a & 0x00e0) == 0x0000)\r
675     return PicoVideoRead(a);\r
676 \r
677   elprintf(EL_UIO|EL_ANOMALY, "68k bad read [%06x] @%06x", a, SekPc);\r
678   return 0;\r
679 }\r
680 \r
681 static void PicoWrite8_vdp(u32 a, u32 d)\r
682 {\r
683   if ((a & 0x00f9) == 0x0011) { // PSG Sound\r
684     if (PicoOpt & POPT_EN_PSG)\r
685       SN76496Write(d);\r
686     return;\r
687   }\r
688   if ((a & 0x00e0) == 0x0000) {\r
689     d &= 0xff;\r
690     PicoVideoWrite(a, d | (d << 8));\r
691     return;\r
692   }\r
693 \r
694   elprintf(EL_UIO|EL_ANOMALY, "68k bad write [%06x] %02x @%06x", a, d & 0xff, SekPc);\r
695 }\r
696 \r
697 static void PicoWrite16_vdp(u32 a, u32 d)\r
698 {\r
699   if ((a & 0x00f9) == 0x0010) { // PSG Sound\r
700     if (PicoOpt & POPT_EN_PSG)\r
701       SN76496Write(d);\r
702     return;\r
703   }\r
704   if ((a & 0x00e0) == 0x0000) {\r
705     PicoVideoWrite(a, d);\r
706     return;\r
707   }\r
708 \r
709   elprintf(EL_UIO|EL_ANOMALY, "68k bad write [%06x] %04x @%06x", a, d & 0xffff, SekPc);\r
710 }\r
711 \r
712 // -----------------------------------------------------------------\r
713 \r
714 #ifdef EMU_M68K\r
715 static void m68k_mem_setup(void);\r
716 #endif\r
717 \r
718 PICO_INTERNAL void PicoMemSetup(void)\r
719 {\r
720   int mask, rs, a;\r
721 \r
722   // setup the memory map\r
723   cpu68k_map_set(m68k_read8_map,   0x000000, 0xffffff, m68k_unmapped_read8, 1);\r
724   cpu68k_map_set(m68k_read16_map,  0x000000, 0xffffff, m68k_unmapped_read16, 1);\r
725   cpu68k_map_set(m68k_write8_map,  0x000000, 0xffffff, m68k_unmapped_write8, 1);\r
726   cpu68k_map_set(m68k_write16_map, 0x000000, 0xffffff, m68k_unmapped_write16, 1);\r
727 \r
728   // ROM\r
729   // align to bank size. We know ROM loader allocated enough for this\r
730   mask = (1 << M68K_MEM_SHIFT) - 1;\r
731   rs = (Pico.romsize + mask) & ~mask;\r
732   cpu68k_map_set(m68k_read8_map,  0x000000, rs - 1, Pico.rom, 0);\r
733   cpu68k_map_set(m68k_read16_map, 0x000000, rs - 1, Pico.rom, 0);\r
734 \r
735   // Common case of on-cart (save) RAM, usually at 0x200000-...\r
736   if ((SRam.flags & SRF_ENABLED) && SRam.data != NULL) {\r
737     rs = SRam.end - SRam.start;\r
738     rs = (rs + mask) & ~mask;\r
739     if (SRam.start + rs >= 0x1000000)\r
740       rs = 0x1000000 - SRam.start;\r
741     cpu68k_map_set(m68k_read8_map,   SRam.start, SRam.start + rs - 1, PicoRead8_sram, 1);\r
742     cpu68k_map_set(m68k_read16_map,  SRam.start, SRam.start + rs - 1, PicoRead16_sram, 1);\r
743     cpu68k_map_set(m68k_write8_map,  SRam.start, SRam.start + rs - 1, PicoWrite8_sram, 1);\r
744     cpu68k_map_set(m68k_write16_map, SRam.start, SRam.start + rs - 1, PicoWrite16_sram, 1);\r
745   }\r
746 \r
747   // Z80 region\r
748   cpu68k_map_set(m68k_read8_map,   0xa00000, 0xa0ffff, PicoRead8_z80, 1);\r
749   cpu68k_map_set(m68k_read16_map,  0xa00000, 0xa0ffff, PicoRead16_z80, 1);\r
750   cpu68k_map_set(m68k_write8_map,  0xa00000, 0xa0ffff, PicoWrite8_z80, 1);\r
751   cpu68k_map_set(m68k_write16_map, 0xa00000, 0xa0ffff, PicoWrite16_z80, 1);\r
752 \r
753   // IO/control region\r
754   cpu68k_map_set(m68k_read8_map,   0xa10000, 0xa1ffff, PicoRead8_io, 1);\r
755   cpu68k_map_set(m68k_read16_map,  0xa10000, 0xa1ffff, PicoRead16_io, 1);\r
756   cpu68k_map_set(m68k_write8_map,  0xa10000, 0xa1ffff, PicoWrite8_io, 1);\r
757   cpu68k_map_set(m68k_write16_map, 0xa10000, 0xa1ffff, PicoWrite16_io, 1);\r
758 \r
759   // VDP region\r
760   for (a = 0xc00000; a < 0xe00000; a += 0x010000) {\r
761     if ((a & 0xe700e0) != 0xc00000)\r
762       continue;\r
763     cpu68k_map_set(m68k_read8_map,   a, a + 0xffff, PicoRead8_vdp, 1);\r
764     cpu68k_map_set(m68k_read16_map,  a, a + 0xffff, PicoRead16_vdp, 1);\r
765     cpu68k_map_set(m68k_write8_map,  a, a + 0xffff, PicoWrite8_vdp, 1);\r
766     cpu68k_map_set(m68k_write16_map, a, a + 0xffff, PicoWrite16_vdp, 1);\r
767   }\r
768 \r
769   // RAM and it's mirrors\r
770   for (a = 0xe00000; a < 0x1000000; a += 0x010000) {\r
771     cpu68k_map_set(m68k_read8_map,   a, a + 0xffff, Pico.ram, 0);\r
772     cpu68k_map_set(m68k_read16_map,  a, a + 0xffff, Pico.ram, 0);\r
773     cpu68k_map_set(m68k_write8_map,  a, a + 0xffff, Pico.ram, 0);\r
774     cpu68k_map_set(m68k_write16_map, a, a + 0xffff, Pico.ram, 0);\r
775   }\r
776 \r
777   // Setup memory callbacks:\r
778 #ifdef EMU_C68K\r
779   PicoCpuCM68k.read8  = (void *)m68k_read8_map;\r
780   PicoCpuCM68k.read16 = (void *)m68k_read16_map;\r
781   PicoCpuCM68k.read32 = (void *)m68k_read16_map;\r
782   PicoCpuCM68k.write8  = (void *)m68k_write8_map;\r
783   PicoCpuCM68k.write16 = (void *)m68k_write16_map;\r
784   PicoCpuCM68k.write32 = (void *)m68k_write16_map;\r
785   PicoCpuCM68k.checkpc = NULL; /* unused */\r
786   PicoCpuCM68k.fetch8  = NULL;\r
787   PicoCpuCM68k.fetch16 = NULL;\r
788   PicoCpuCM68k.fetch32 = NULL;\r
789 #endif\r
790 #ifdef EMU_F68K\r
791   PicoCpuFM68k.read_byte  = m68k_read8;\r
792   PicoCpuFM68k.read_word  = m68k_read16;\r
793   PicoCpuFM68k.read_long  = m68k_read32;\r
794   PicoCpuFM68k.write_byte = m68k_write8;\r
795   PicoCpuFM68k.write_word = m68k_write16;\r
796   PicoCpuFM68k.write_long = m68k_write32;\r
797 \r
798   // setup FAME fetchmap\r
799   {\r
800     int i;\r
801     // by default, point everything to first 64k of ROM\r
802     for (i = 0; i < M68K_FETCHBANK1; i++)\r
803       PicoCpuFM68k.Fetch[i] = (unsigned long)Pico.rom - (i<<(24-FAMEC_FETCHBITS));\r
804     // now real ROM\r
805     for (i = 0; i < M68K_FETCHBANK1 && (i<<(24-FAMEC_FETCHBITS)) < Pico.romsize; i++)\r
806       PicoCpuFM68k.Fetch[i] = (unsigned long)Pico.rom;\r
807     // .. and RAM\r
808     for (i = M68K_FETCHBANK1*14/16; i < M68K_FETCHBANK1; i++)\r
809       PicoCpuFM68k.Fetch[i] = (unsigned long)Pico.ram - (i<<(24-FAMEC_FETCHBITS));\r
810   }\r
811 #endif\r
812 #ifdef EMU_M68K\r
813   m68k_mem_setup();\r
814 #endif\r
815 \r
816   z80_mem_setup();\r
817 }\r
818 \r
819 #ifdef EMU_M68K\r
820 unsigned int (*pm68k_read_memory_8) (unsigned int address) = NULL;\r
821 unsigned int (*pm68k_read_memory_16)(unsigned int address) = NULL;\r
822 unsigned int (*pm68k_read_memory_32)(unsigned int address) = NULL;\r
823 void (*pm68k_write_memory_8) (unsigned int address, unsigned char  value) = NULL;\r
824 void (*pm68k_write_memory_16)(unsigned int address, unsigned short value) = NULL;\r
825 void (*pm68k_write_memory_32)(unsigned int address, unsigned int   value) = NULL;\r
826 \r
827 /* it appears that Musashi doesn't always mask the unused bits */\r
828 unsigned int m68k_read_memory_8 (unsigned int address) { return pm68k_read_memory_8 (address) & 0xff; }\r
829 unsigned int m68k_read_memory_16(unsigned int address) { return pm68k_read_memory_16(address) & 0xffff; }\r
830 unsigned int m68k_read_memory_32(unsigned int address) { return pm68k_read_memory_32(address); }\r
831 void m68k_write_memory_8 (unsigned int address, unsigned int value) { pm68k_write_memory_8 (address, (u8)value); }\r
832 void m68k_write_memory_16(unsigned int address, unsigned int value) { pm68k_write_memory_16(address,(u16)value); }\r
833 void m68k_write_memory_32(unsigned int address, unsigned int value) { pm68k_write_memory_32(address, value); }\r
834 \r
835 static void m68k_mem_setup(void)\r
836 {\r
837   pm68k_read_memory_8  = m68k_read8;\r
838   pm68k_read_memory_16 = m68k_read16;\r
839   pm68k_read_memory_32 = m68k_read32;\r
840   pm68k_write_memory_8  = m68k_write8;\r
841   pm68k_write_memory_16 = m68k_write16;\r
842   pm68k_write_memory_32 = m68k_write32;\r
843 }\r
844 #endif // EMU_M68K\r
845 \r
846 \r
847 // -----------------------------------------------------------------\r
848 \r
849 static int get_scanline(int is_from_z80)\r
850 {\r
851   if (is_from_z80) {\r
852     int cycles = z80_cyclesDone();\r
853     while (cycles - z80_scanline_cycles >= 228)\r
854       z80_scanline++, z80_scanline_cycles += 228;\r
855     return z80_scanline;\r
856   }\r
857 \r
858   return Pico.m.scanline;\r
859 }\r
860 \r
861 /* probably should not be in this file, but it's near related code here */\r
862 void ym2612_sync_timers(int z80_cycles, int mode_old, int mode_new)\r
863 {\r
864   int xcycles = z80_cycles << 8;\r
865 \r
866   /* check for overflows */\r
867   if ((mode_old & 4) && xcycles > timer_a_next_oflow)\r
868     ym2612.OPN.ST.status |= 1;\r
869 \r
870   if ((mode_old & 8) && xcycles > timer_b_next_oflow)\r
871     ym2612.OPN.ST.status |= 2;\r
872 \r
873   /* update timer a */\r
874   if (mode_old & 1)\r
875     while (xcycles > timer_a_next_oflow)\r
876       timer_a_next_oflow += timer_a_step;\r
877 \r
878   if ((mode_old ^ mode_new) & 1) // turning on/off\r
879   {\r
880     if (mode_old & 1)\r
881       timer_a_next_oflow = TIMER_NO_OFLOW;\r
882     else\r
883       timer_a_next_oflow = xcycles + timer_a_step;\r
884   }\r
885   if (mode_new & 1)\r
886     elprintf(EL_YMTIMER, "timer a upd to %i @ %i", timer_a_next_oflow>>8, z80_cycles);\r
887 \r
888   /* update timer b */\r
889   if (mode_old & 2)\r
890     while (xcycles > timer_b_next_oflow)\r
891       timer_b_next_oflow += timer_b_step;\r
892 \r
893   if ((mode_old ^ mode_new) & 2)\r
894   {\r
895     if (mode_old & 2)\r
896       timer_b_next_oflow = TIMER_NO_OFLOW;\r
897     else\r
898       timer_b_next_oflow = xcycles + timer_b_step;\r
899   }\r
900   if (mode_new & 2)\r
901     elprintf(EL_YMTIMER, "timer b upd to %i @ %i", timer_b_next_oflow>>8, z80_cycles);\r
902 }\r
903 \r
904 // ym2612 DAC and timer I/O handlers for z80\r
905 static int ym2612_write_local(u32 a, u32 d, int is_from_z80)\r
906 {\r
907   int addr;\r
908 \r
909   a &= 3;\r
910   if (a == 1 && ym2612.OPN.ST.address == 0x2a) /* DAC data */\r
911   {\r
912     int scanline = get_scanline(is_from_z80);\r
913     //elprintf(EL_STATUS, "%03i -> %03i dac w %08x z80 %i", PsndDacLine, scanline, d, is_from_z80);\r
914     ym2612.dacout = ((int)d - 0x80) << 6;\r
915     if (PsndOut && ym2612.dacen && scanline >= PsndDacLine)\r
916       PsndDoDAC(scanline);\r
917     return 0;\r
918   }\r
919 \r
920   switch (a)\r
921   {\r
922     case 0: /* address port 0 */\r
923       ym2612.OPN.ST.address = d;\r
924       ym2612.addr_A1 = 0;\r
925 #ifdef __GP2X__\r
926       if (PicoOpt & POPT_EXT_FM) YM2612Write_940(a, d, -1);\r
927 #endif\r
928       return 0;\r
929 \r
930     case 1: /* data port 0    */\r
931       if (ym2612.addr_A1 != 0)\r
932         return 0;\r
933 \r
934       addr = ym2612.OPN.ST.address;\r
935       ym2612.REGS[addr] = d;\r
936 \r
937       switch (addr)\r
938       {\r
939         case 0x24: // timer A High 8\r
940         case 0x25: { // timer A Low 2\r
941           int TAnew = (addr == 0x24) ? ((ym2612.OPN.ST.TA & 0x03)|(((int)d)<<2))\r
942                                      : ((ym2612.OPN.ST.TA & 0x3fc)|(d&3));\r
943           if (ym2612.OPN.ST.TA != TAnew)\r
944           {\r
945             //elprintf(EL_STATUS, "timer a set %i", TAnew);\r
946             ym2612.OPN.ST.TA = TAnew;\r
947             //ym2612.OPN.ST.TAC = (1024-TAnew)*18;\r
948             //ym2612.OPN.ST.TAT = 0;\r
949             timer_a_step = TIMER_A_TICK_ZCYCLES * (1024 - TAnew);\r
950             if (ym2612.OPN.ST.mode & 1) {\r
951               // this is not right, should really be done on overflow only\r
952               int cycles = is_from_z80 ? z80_cyclesDone() : z80_cycles_from_68k();\r
953               timer_a_next_oflow = (cycles << 8) + timer_a_step;\r
954             }\r
955             elprintf(EL_YMTIMER, "timer a set to %i, %i", 1024 - TAnew, timer_a_next_oflow>>8);\r
956           }\r
957           return 0;\r
958         }\r
959         case 0x26: // timer B\r
960           if (ym2612.OPN.ST.TB != d) {\r
961             //elprintf(EL_STATUS, "timer b set %i", d);\r
962             ym2612.OPN.ST.TB = d;\r
963             //ym2612.OPN.ST.TBC = (256-d) * 288;\r
964             //ym2612.OPN.ST.TBT  = 0;\r
965             timer_b_step = TIMER_B_TICK_ZCYCLES * (256 - d); // 262800\r
966             if (ym2612.OPN.ST.mode & 2) {\r
967               int cycles = is_from_z80 ? z80_cyclesDone() : z80_cycles_from_68k();\r
968               timer_b_next_oflow = (cycles << 8) + timer_b_step;\r
969             }\r
970             elprintf(EL_YMTIMER, "timer b set to %i, %i", 256 - d, timer_b_next_oflow>>8);\r
971           }\r
972           return 0;\r
973         case 0x27: { /* mode, timer control */\r
974           int old_mode = ym2612.OPN.ST.mode;\r
975           int cycles = is_from_z80 ? z80_cyclesDone() : z80_cycles_from_68k();\r
976           ym2612.OPN.ST.mode = d;\r
977 \r
978           elprintf(EL_YMTIMER, "st mode %02x", d);\r
979           ym2612_sync_timers(cycles, old_mode, d);\r
980 \r
981           /* reset Timer a flag */\r
982           if (d & 0x10)\r
983             ym2612.OPN.ST.status &= ~1;\r
984 \r
985           /* reset Timer b flag */\r
986           if (d & 0x20)\r
987             ym2612.OPN.ST.status &= ~2;\r
988 \r
989           if ((d ^ old_mode) & 0xc0) {\r
990 #ifdef __GP2X__\r
991             if (PicoOpt & POPT_EXT_FM) return YM2612Write_940(a, d, get_scanline(is_from_z80));\r
992 #endif\r
993             return 1;\r
994           }\r
995           return 0;\r
996         }\r
997         case 0x2b: { /* DAC Sel  (YM2612) */\r
998           int scanline = get_scanline(is_from_z80);\r
999           ym2612.dacen = d & 0x80;\r
1000           if (d & 0x80) PsndDacLine = scanline;\r
1001 #ifdef __GP2X__\r
1002           if (PicoOpt & POPT_EXT_FM) YM2612Write_940(a, d, scanline);\r
1003 #endif\r
1004           return 0;\r
1005         }\r
1006       }\r
1007       break;\r
1008 \r
1009     case 2: /* address port 1 */\r
1010       ym2612.OPN.ST.address = d;\r
1011       ym2612.addr_A1 = 1;\r
1012 #ifdef __GP2X__\r
1013       if (PicoOpt & POPT_EXT_FM) YM2612Write_940(a, d, -1);\r
1014 #endif\r
1015       return 0;\r
1016 \r
1017     case 3: /* data port 1    */\r
1018       if (ym2612.addr_A1 != 1)\r
1019         return 0;\r
1020 \r
1021       addr = ym2612.OPN.ST.address | 0x100;\r
1022       ym2612.REGS[addr] = d;\r
1023       break;\r
1024   }\r
1025 \r
1026 #ifdef __GP2X__\r
1027   if (PicoOpt & POPT_EXT_FM)\r
1028     return YM2612Write_940(a, d, get_scanline(is_from_z80));\r
1029 #endif\r
1030   return YM2612Write_(a, d);\r
1031 }\r
1032 \r
1033 \r
1034 #define ym2612_read_local() \\r
1035   if (xcycles >= timer_a_next_oflow) \\r
1036     ym2612.OPN.ST.status |= (ym2612.OPN.ST.mode >> 2) & 1; \\r
1037   if (xcycles >= timer_b_next_oflow) \\r
1038     ym2612.OPN.ST.status |= (ym2612.OPN.ST.mode >> 2) & 2\r
1039 \r
1040 static u32 ym2612_read_local_z80(void)\r
1041 {\r
1042   int xcycles = z80_cyclesDone() << 8;\r
1043 \r
1044   ym2612_read_local();\r
1045 \r
1046   elprintf(EL_YMTIMER, "timer z80 read %i, sched %i, %i @ %i|%i", ym2612.OPN.ST.status,\r
1047       timer_a_next_oflow>>8, timer_b_next_oflow>>8, xcycles >> 8, (xcycles >> 8) / 228);\r
1048   return ym2612.OPN.ST.status;\r
1049 }\r
1050 \r
1051 static u32 ym2612_read_local_68k(void)\r
1052 {\r
1053   int xcycles = z80_cycles_from_68k() << 8;\r
1054 \r
1055   ym2612_read_local();\r
1056 \r
1057   elprintf(EL_YMTIMER, "timer 68k read %i, sched %i, %i @ %i|%i", ym2612.OPN.ST.status,\r
1058       timer_a_next_oflow>>8, timer_b_next_oflow>>8, xcycles >> 8, (xcycles >> 8) / 228);\r
1059   return ym2612.OPN.ST.status;\r
1060 }\r
1061 \r
1062 void ym2612_pack_state(void)\r
1063 {\r
1064   // timers are saved as tick counts, in 16.16 int format\r
1065   int tac, tat = 0, tbc, tbt = 0;\r
1066   tac = 1024 - ym2612.OPN.ST.TA;\r
1067   tbc = 256  - ym2612.OPN.ST.TB;\r
1068   if (timer_a_next_oflow != TIMER_NO_OFLOW)\r
1069     tat = (int)((double)(timer_a_step - timer_a_next_oflow) / (double)timer_a_step * tac * 65536);\r
1070   if (timer_b_next_oflow != TIMER_NO_OFLOW)\r
1071     tbt = (int)((double)(timer_b_step - timer_b_next_oflow) / (double)timer_b_step * tbc * 65536);\r
1072   elprintf(EL_YMTIMER, "save: timer a %i/%i", tat >> 16, tac);\r
1073   elprintf(EL_YMTIMER, "save: timer b %i/%i", tbt >> 16, tbc);\r
1074 \r
1075 #ifdef __GP2X__\r
1076   if (PicoOpt & POPT_EXT_FM)\r
1077     YM2612PicoStateSave2_940(tat, tbt);\r
1078   else\r
1079 #endif\r
1080     YM2612PicoStateSave2(tat, tbt);\r
1081 }\r
1082 \r
1083 void ym2612_unpack_state(void)\r
1084 {\r
1085   int i, ret, tac, tat, tbc, tbt;\r
1086   YM2612PicoStateLoad();\r
1087 \r
1088   // feed all the registers and update internal state\r
1089   for (i = 0x20; i < 0xA0; i++) {\r
1090     ym2612_write_local(0, i, 0);\r
1091     ym2612_write_local(1, ym2612.REGS[i], 0);\r
1092   }\r
1093   for (i = 0x30; i < 0xA0; i++) {\r
1094     ym2612_write_local(2, i, 0);\r
1095     ym2612_write_local(3, ym2612.REGS[i|0x100], 0);\r
1096   }\r
1097   for (i = 0xAF; i >= 0xA0; i--) { // must apply backwards\r
1098     ym2612_write_local(2, i, 0);\r
1099     ym2612_write_local(3, ym2612.REGS[i|0x100], 0);\r
1100     ym2612_write_local(0, i, 0);\r
1101     ym2612_write_local(1, ym2612.REGS[i], 0);\r
1102   }\r
1103   for (i = 0xB0; i < 0xB8; i++) {\r
1104     ym2612_write_local(0, i, 0);\r
1105     ym2612_write_local(1, ym2612.REGS[i], 0);\r
1106     ym2612_write_local(2, i, 0);\r
1107     ym2612_write_local(3, ym2612.REGS[i|0x100], 0);\r
1108   }\r
1109 \r
1110 #ifdef __GP2X__\r
1111   if (PicoOpt & POPT_EXT_FM)\r
1112     ret = YM2612PicoStateLoad2_940(&tat, &tbt);\r
1113   else\r
1114 #endif\r
1115     ret = YM2612PicoStateLoad2(&tat, &tbt);\r
1116   if (ret != 0) {\r
1117     elprintf(EL_STATUS, "old ym2612 state");\r
1118     return; // no saved timers\r
1119   }\r
1120 \r
1121   tac = (1024 - ym2612.OPN.ST.TA) << 16;\r
1122   tbc = (256  - ym2612.OPN.ST.TB) << 16;\r
1123   if (ym2612.OPN.ST.mode & 1)\r
1124     timer_a_next_oflow = (int)((double)(tac - tat) / (double)tac * timer_a_step);\r
1125   else\r
1126     timer_a_next_oflow = TIMER_NO_OFLOW;\r
1127   if (ym2612.OPN.ST.mode & 2)\r
1128     timer_b_next_oflow = (int)((double)(tbc - tbt) / (double)tbc * timer_b_step);\r
1129   else\r
1130     timer_b_next_oflow = TIMER_NO_OFLOW;\r
1131   elprintf(EL_YMTIMER, "load: %i/%i, timer_a_next_oflow %i", tat>>16, tac>>16, timer_a_next_oflow >> 8);\r
1132   elprintf(EL_YMTIMER, "load: %i/%i, timer_b_next_oflow %i", tbt>>16, tbc>>16, timer_b_next_oflow >> 8);\r
1133 }\r
1134 \r
1135 #if defined(NO_32X) && defined(_ASM_MEMORY_C)\r
1136 // referenced by asm code\r
1137 u32 PicoRead8_32x(u32 a) { return 0; }\r
1138 u32 PicoRead16_32x(u32 a) { return 0; }\r
1139 void PicoWrite8_32x(u32 a, u32 d) {}\r
1140 void PicoWrite16_32x(u32 a, u32 d) {}\r
1141 #endif\r
1142 \r
1143 // -----------------------------------------------------------------\r
1144 //                        z80 memhandlers\r
1145 \r
1146 static unsigned char z80_md_vdp_read(unsigned short a)\r
1147 {\r
1148   // TODO?\r
1149   elprintf(EL_ANOMALY, "z80 invalid r8 [%06x] %02x", a, 0xff);\r
1150   return 0xff;\r
1151 }\r
1152 \r
1153 static unsigned char z80_md_bank_read(unsigned short a)\r
1154 {\r
1155   unsigned int addr68k;\r
1156   unsigned char ret;\r
1157 \r
1158   addr68k = Pico.m.z80_bank68k<<15;\r
1159   addr68k += a & 0x7fff;\r
1160 \r
1161   ret = m68k_read8(addr68k);\r
1162 \r
1163   elprintf(EL_Z80BNK, "z80->68k r8 [%06x] %02x", addr68k, ret);\r
1164   return ret;\r
1165 }\r
1166 \r
1167 static void z80_md_ym2612_write(unsigned int a, unsigned char data)\r
1168 {\r
1169   if (PicoOpt & POPT_EN_FM)\r
1170     emustatus |= ym2612_write_local(a, data, 1) & 1;\r
1171 }\r
1172 \r
1173 static void z80_md_vdp_br_write(unsigned int a, unsigned char data)\r
1174 {\r
1175   // TODO: allow full VDP access\r
1176   if ((a&0xfff9) == 0x7f11) // 7f11 7f13 7f15 7f17\r
1177   {\r
1178     if (PicoOpt & POPT_EN_PSG)\r
1179       SN76496Write(data);\r
1180     return;\r
1181   }\r
1182 \r
1183   if ((a>>8) == 0x60)\r
1184   {\r
1185     Pico.m.z80_bank68k >>= 1;\r
1186     Pico.m.z80_bank68k |= data << 8;\r
1187     Pico.m.z80_bank68k &= 0x1ff; // 9 bits and filled in the new top one\r
1188     return;\r
1189   }\r
1190 \r
1191   elprintf(EL_ANOMALY, "z80 invalid w8 [%06x] %02x", a, data);\r
1192 }\r
1193 \r
1194 static void z80_md_bank_write(unsigned int a, unsigned char data)\r
1195 {\r
1196   unsigned int addr68k;\r
1197 \r
1198   addr68k = Pico.m.z80_bank68k << 15;\r
1199   addr68k += a & 0x7fff;\r
1200 \r
1201   elprintf(EL_Z80BNK, "z80->68k w8 [%06x] %02x", addr68k, data);\r
1202   m68k_write8(addr68k, data);\r
1203 }\r
1204 \r
1205 // -----------------------------------------------------------------\r
1206 \r
1207 static unsigned char z80_md_in(unsigned short p)\r
1208 {\r
1209   elprintf(EL_ANOMALY, "Z80 port %04x read", p);\r
1210   return 0xff;\r
1211 }\r
1212 \r
1213 static void z80_md_out(unsigned short p, unsigned char d)\r
1214 {\r
1215   elprintf(EL_ANOMALY, "Z80 port %04x write %02x", p, d);\r
1216 }\r
1217 \r
1218 static void z80_mem_setup(void)\r
1219 {\r
1220   z80_map_set(z80_read_map, 0x0000, 0x1fff, Pico.zram, 0);\r
1221   z80_map_set(z80_read_map, 0x2000, 0x3fff, Pico.zram, 0);\r
1222   z80_map_set(z80_read_map, 0x4000, 0x5fff, ym2612_read_local_z80, 1);\r
1223   z80_map_set(z80_read_map, 0x6000, 0x7fff, z80_md_vdp_read, 1);\r
1224   z80_map_set(z80_read_map, 0x8000, 0xffff, z80_md_bank_read, 1);\r
1225 \r
1226   z80_map_set(z80_write_map, 0x0000, 0x1fff, Pico.zram, 0);\r
1227   z80_map_set(z80_write_map, 0x2000, 0x3fff, Pico.zram, 0);\r
1228   z80_map_set(z80_write_map, 0x4000, 0x5fff, z80_md_ym2612_write, 1);\r
1229   z80_map_set(z80_write_map, 0x6000, 0x7fff, z80_md_vdp_br_write, 1);\r
1230   z80_map_set(z80_write_map, 0x8000, 0xffff, z80_md_bank_write, 1);\r
1231 \r
1232 #ifdef _USE_DRZ80\r
1233   drZ80.z80_in = z80_md_in;\r
1234   drZ80.z80_out = z80_md_out;\r
1235 #endif\r
1236 #ifdef _USE_CZ80\r
1237   Cz80_Set_Fetch(&CZ80, 0x0000, 0x1fff, (FPTR)Pico.zram); // main RAM\r
1238   Cz80_Set_Fetch(&CZ80, 0x2000, 0x3fff, (FPTR)Pico.zram); // mirror\r
1239   Cz80_Set_INPort(&CZ80, z80_md_in);\r
1240   Cz80_Set_OUTPort(&CZ80, z80_md_out);\r
1241 #endif\r
1242 }\r
1243 \r
1244 // vim:shiftwidth=2:ts=2:expandtab\r