new acc mode timing, VDP FIFO code
[picodrive.git] / Pico / Memory.c
1 // This is part of Pico Library\r
2 \r
3 // (c) Copyright 2004 Dave, All rights reserved.\r
4 // (c) Copyright 2006 notaz, All rights reserved.\r
5 // Free for non-commercial use.\r
6 \r
7 // For commercial use, separate licencing terms must be obtained.\r
8 \r
9 \r
10 #define __debug_io\r
11 \r
12 #include "PicoInt.h"\r
13 \r
14 #include "sound/ym2612.h"\r
15 #include "sound/sn76496.h"\r
16 \r
17 #ifndef UTYPES_DEFINED\r
18 typedef unsigned char  u8;\r
19 typedef unsigned short u16;\r
20 typedef unsigned int   u32;\r
21 #define UTYPES_DEFINED\r
22 #endif\r
23 \r
24 extern unsigned int lastSSRamWrite; // used by serial SRAM code\r
25 \r
26 #ifdef _ASM_MEMORY_C\r
27 u32  PicoRead8(u32 a);\r
28 u32  PicoRead16(u32 a);\r
29 void PicoWrite8(u32 a,u8 d);\r
30 void PicoWriteRomHW_SSF2(u32 a,u32 d);\r
31 void PicoWriteRomHW_in1 (u32 a,u32 d);\r
32 #endif\r
33 \r
34 \r
35 #if defined(EMU_C68K) && defined(EMU_M68K)\r
36 // cyclone debug mode\r
37 u32 lastread_a, lastread_d[16]={0,}, lastwrite_cyc_d[16]={0,}, lastwrite_mus_d[16]={0,};\r
38 int lrp_cyc=0, lrp_mus=0, lwp_cyc=0, lwp_mus=0;\r
39 extern unsigned int ppop;\r
40 #endif\r
41 \r
42 #ifdef IO_STATS\r
43 void log_io(unsigned int addr, int bits, int rw);\r
44 #else\r
45 #define log_io(...)\r
46 #endif\r
47 \r
48 #if defined(EMU_C68K) || defined(EMU_A68K)\r
49 static __inline int PicoMemBase(u32 pc)\r
50 {\r
51   int membase=0;\r
52 \r
53   if (pc<Pico.romsize+4)\r
54   {\r
55     membase=(int)Pico.rom; // Program Counter in Rom\r
56   }\r
57   else if ((pc&0xe00000)==0xe00000)\r
58   {\r
59     membase=(int)Pico.ram-(pc&0xff0000); // Program Counter in Ram\r
60   }\r
61   else\r
62   {\r
63     // Error - Program Counter is invalid\r
64     membase=(int)Pico.rom;\r
65   }\r
66 \r
67   return membase;\r
68 }\r
69 #endif\r
70 \r
71 \r
72 #ifdef EMU_A68K\r
73 extern u8 *OP_ROM=NULL,*OP_RAM=NULL;\r
74 #endif\r
75 \r
76 static u32 CPU_CALL PicoCheckPc(u32 pc)\r
77 {\r
78   u32 ret=0;\r
79 #if defined(EMU_C68K)\r
80   pc-=PicoCpu.membase; // Get real pc\r
81 //  pc&=0xfffffe;\r
82   pc&=~1;\r
83   if ((pc<<8) == 0)\r
84   {\r
85     printf("%i:%03i: game crash detected @ %06x\n", Pico.m.frame_count, Pico.m.scanline, SekPc);\r
86     return (int)Pico.rom + Pico.romsize; // common crash condition, can happen if acc timing is off\r
87   }\r
88 \r
89   PicoCpu.membase=PicoMemBase(pc&0x00ffffff);\r
90   PicoCpu.membase-=pc&0xff000000;\r
91 \r
92   ret = PicoCpu.membase+pc;\r
93 #elif defined(EMU_A68K)\r
94   OP_ROM=(u8 *)PicoMemBase(pc);\r
95 \r
96   // don't bother calling us back unless it's outside the 64k segment\r
97   M68000_regs.AsmBank=(pc>>16);\r
98 #endif\r
99   return ret;\r
100 }\r
101 \r
102 \r
103 PICO_INTERNAL int PicoInitPc(u32 pc)\r
104 {\r
105   PicoCheckPc(pc);\r
106   return 0;\r
107 }\r
108 \r
109 #ifndef _ASM_MEMORY_C\r
110 PICO_INTERNAL_ASM void PicoMemReset(void)\r
111 {\r
112 }\r
113 #endif\r
114 \r
115 // -----------------------------------------------------------------\r
116 \r
117 int PadRead(int i)\r
118 {\r
119   int pad,value,data_reg;\r
120   pad=~PicoPad[i]; // Get inverse of pad MXYZ SACB RLDU\r
121   data_reg=Pico.ioports[i+1];\r
122 \r
123   // orr the bits, which are set as output\r
124   value = data_reg&(Pico.ioports[i+4]|0x80);\r
125 \r
126   if(PicoOpt & 0x20) { // 6 button gamepad enabled\r
127     int phase = Pico.m.padTHPhase[i];\r
128 \r
129     if(phase == 2 && !(data_reg&0x40)) { // TH\r
130       value|=(pad&0xc0)>>2;              // ?0SA 0000\r
131       return value;\r
132     } else if(phase == 3) {\r
133       if(data_reg&0x40)\r
134         value|=(pad&0x30)|((pad>>8)&0xf);  // ?1CB MXYZ\r
135       else\r
136         value|=((pad&0xc0)>>2)|0x0f;       // ?0SA 1111\r
137       return value;\r
138     }\r
139   }\r
140 \r
141   if(data_reg&0x40) // TH\r
142        value|=(pad&0x3f);              // ?1CB RLDU\r
143   else value|=((pad&0xc0)>>2)|(pad&3); // ?0SA 00DU\r
144 \r
145   return value; // will mirror later\r
146 }\r
147 \r
148 \r
149 #ifndef _ASM_MEMORY_C\r
150 static\r
151 #endif\r
152 u32 SRAMRead(u32 a)\r
153 {\r
154   unsigned int sreg = Pico.m.sram_reg;\r
155   if(!(sreg & 0x10) && (sreg & 1) && a > 0x200001) { // not yet detected SRAM\r
156     Pico.m.sram_reg|=0x10; // should be normal SRAM\r
157   }\r
158   if(sreg & 4) // EEPROM read\r
159     return SRAMReadEEPROM();\r
160   else // if(sreg & 1) // (sreg&5) is one of prerequisites\r
161     return *(u8 *)(SRam.data-SRam.start+a);\r
162 }\r
163 \r
164 static void SRAMWrite(u32 a, u32 d)\r
165 {\r
166   dprintf("sram_w: %06x, %08x @%06x", a&0xffffff, d, SekPc);\r
167   unsigned int sreg = Pico.m.sram_reg;\r
168   if(!(sreg & 0x10)) {\r
169     // not detected SRAM\r
170     if((a&~1)==0x200000) {\r
171       Pico.m.sram_reg|=4; // this should be a game with EEPROM (like NBA Jam)\r
172       SRam.start=0x200000; SRam.end=SRam.start+1;\r
173     }\r
174     Pico.m.sram_reg|=0x10;\r
175   }\r
176   if(sreg & 4) { // EEPROM write\r
177     if(SekCyclesDoneT()-lastSSRamWrite < 46) {\r
178       // just update pending state\r
179       SRAMUpdPending(a, d);\r
180     } else {\r
181       SRAMWriteEEPROM(sreg>>6); // execute pending\r
182       SRAMUpdPending(a, d);\r
183       lastSSRamWrite = SekCyclesDoneT();\r
184     }\r
185   } else if(!(sreg & 2)) {\r
186     u8 *pm=(u8 *)(SRam.data-SRam.start+a);\r
187     if(*pm != (u8)d) {\r
188       SRam.changed = 1;\r
189       *pm=(u8)d;\r
190     }\r
191   }\r
192 }\r
193 \r
194 // for nonstandard reads\r
195 #ifndef _ASM_MEMORY_C\r
196 static\r
197 #endif\r
198 u32 OtherRead16End(u32 a, int realsize)\r
199 {\r
200   u32 d=0;\r
201 \r
202   dprintf("strange r%i: %06x @%06x", realsize, a&0xffffff, SekPc);\r
203 \r
204   // for games with simple protection devices, discovered by Haze\r
205   // some dumb detection is used, but that should be enough to make things work\r
206   if ((a>>22) == 1 && Pico.romsize >= 512*1024) {\r
207     if      (*(int *)(Pico.rom+0x123e4) == 0x00550c39 && *(int *)(Pico.rom+0x123e8) == 0x00000040) { // Super Bubble Bobble (Unl) [!]\r
208       if      (a == 0x400000) { d=0x55<<8; goto end; }\r
209       else if (a == 0x400002) { d=0x0f<<8; goto end; }\r
210     }\r
211     else if (*(int *)(Pico.rom+0x008c4) == 0x66240055 && *(int *)(Pico.rom+0x008c8) == 0x00404df9) { // Smart Mouse (Unl)\r
212       if      (a == 0x400000) { d=0x55<<8; goto end; }\r
213       else if (a == 0x400002) { d=0x0f<<8; goto end; }\r
214       else if (a == 0x400004) { d=0xaa<<8; goto end; }\r
215       else if (a == 0x400006) { d=0xf0<<8; goto end; }\r
216     }\r
217     else if (*(int *)(Pico.rom+0x00404) == 0x00a90600 && *(int *)(Pico.rom+0x00408) == 0x6708b013) { // King of Fighters '98, The (Unl) [!]\r
218       if      (a == 0x480000 || a == 0x4800e0 || a == 0x4824a0 || a == 0x488880) { d=0xaa<<8; goto end; }\r
219       else if (a == 0x4a8820) { d=0x0a<<8; goto end; }\r
220       // there is also a read @ 0x4F8820 which needs 0, but that is returned in default case\r
221     }\r
222     else if (*(int *)(Pico.rom+0x01b24) == 0x004013f9 && *(int *)(Pico.rom+0x01b28) == 0x00ff0000) { // Mahjong Lover (Unl) [!]\r
223       if      (a == 0x400000) { d=0x90<<8; goto end; }\r
224       else if (a == 0x401000) { d=0xd3<<8; goto end; } // this one doesn't seem to be needed, the code does 2 comparisons and only then\r
225                                                        // checks the result, which is of the above one. Left it just in case.\r
226     }\r
227     else if (*(int *)(Pico.rom+0x05254) == 0x0c3962d0 && *(int *)(Pico.rom+0x05258) == 0x00400055) { // Elf Wor (Unl)\r
228       if      (a == 0x400000) { d=0x55<<8; goto end; }\r
229       else if (a == 0x400004) { d=0xc9<<8; goto end; } // this check is done if the above one fails\r
230       else if (a == 0x400002) { d=0x0f<<8; goto end; }\r
231       else if (a == 0x400006) { d=0x18<<8; goto end; } // similar to above\r
232     }\r
233     // our default behaviour is to return whatever was last written a 0x400000-0x7fffff range (used by Squirrel King (R) [!])\r
234     // Lion King II, The (Unl) [!]  writes @ 400000 and wants to get that val @ 400002 and wites another val\r
235     // @ 400004 which is expected @ 400006, so we really remember 2 values here\r
236     d = Pico.m.prot_bytes[(a>>2)&1]<<8;\r
237   }\r
238   else if (a == 0xa13000 && Pico.romsize >= 1024*1024) {\r
239     if      (*(int *)(Pico.rom+0xc8af0) == 0x30133013 && *(int *)(Pico.rom+0xc8af4) == 0x000f0240) { // Rockman X3 (Unl) [!]\r
240       d=0x0c; goto end;\r
241     }\r
242     else if (*(int *)(Pico.rom+0x28888) == 0x07fc0000 && *(int *)(Pico.rom+0x2888c) == 0x4eb94e75) { // Bug's Life, A (Unl) [!]\r
243       d=0x28; goto end; // does the check from RAM\r
244     }\r
245     else if (*(int *)(Pico.rom+0xc8778) == 0x30133013 && *(int *)(Pico.rom+0xc877c) == 0x000f0240) { // Super Mario Bros. (Unl) [!]\r
246       d=0x0c; goto end; // seems to be the same code as in Rockman X3 (Unl) [!]\r
247     }\r
248     else if (*(int *)(Pico.rom+0xf20ec) == 0x30143013 && *(int *)(Pico.rom+0xf20f0) == 0x000f0200) { // Super Mario 2 1998 (Unl) [!]\r
249       d=0x0a; goto end;\r
250     }\r
251   }\r
252   else if (a == 0xa13002) { // Pocket Monsters (Unl)\r
253     d=0x01; goto end;\r
254   }\r
255   else if (a == 0xa1303E) { // Pocket Monsters (Unl)\r
256     d=0x1f; goto end;\r
257   }\r
258   else if (a == 0x30fe02) {\r
259     // Virtua Racing - just for fun\r
260     // this seems to be some flag that SVP is ready or something similar\r
261     d=1; goto end;\r
262   }\r
263 \r
264 end:\r
265   dprintf("ret = %04x", d);\r
266   return d;\r
267 }\r
268 \r
269 \r
270 //extern UINT32 mz80GetRegisterValue(void *, UINT32);\r
271 \r
272 static void OtherWrite8End(u32 a,u32 d,int realsize)\r
273 {\r
274   // sram\r
275   //if(a==0x200000) dprintf("cc : %02x @ %06x [%i|%i]", d, SekPc, SekCyclesDoneT(), SekCyclesDone());\r
276   //if(a==0x200001) dprintf("w8 : %02x @ %06x [%i]", d, SekPc, SekCyclesDoneT());\r
277   if(a >= SRam.start && a <= SRam.end) {\r
278     SRAMWrite(a, d);\r
279     return;\r
280   }\r
281 \r
282 #ifdef _ASM_MEMORY_C\r
283   // special ROM hardware (currently only banking and sram reg supported)\r
284   if((a&0xfffff1) == 0xA130F1) {\r
285     PicoWriteRomHW_SSF2(a, d); // SSF2 or SRAM\r
286     return;\r
287   }\r
288 #else\r
289   // sram access register\r
290   if(a == 0xA130F1) {\r
291     dprintf("sram reg=%02x", d);\r
292     Pico.m.sram_reg &= ~3;\r
293     Pico.m.sram_reg |= (u8)(d&3);\r
294     return;\r
295   }\r
296 #endif\r
297   dprintf("strange w%i: %06x, %08x @%06x", realsize, a&0xffffff, d, SekPc);\r
298 \r
299   if(a >= 0xA13004 && a < 0xA13040) {\r
300     // dumb 12-in-1 or 4-in-1 banking support\r
301     int len;\r
302     a &= 0x3f; a <<= 16;\r
303     len = Pico.romsize - a;\r
304     if (len <= 0) return; // invalid/missing bank\r
305     if (len > 0x200000) len = 0x200000; // 2 megs\r
306     memcpy(Pico.rom, Pico.rom+a, len); // code which does this is in RAM so this is safe.\r
307     return;\r
308   }\r
309 \r
310   // for games with simple protection devices, discovered by Haze\r
311   else if ((a>>22) == 1)\r
312     Pico.m.prot_bytes[(a>>2)&1] = (u8)d;\r
313 }\r
314 \r
315 \r
316 #include "MemoryCmn.c"\r
317 \r
318 \r
319 // -----------------------------------------------------------------\r
320 //                     Read Rom and read Ram\r
321 \r
322 #ifndef _ASM_MEMORY_C\r
323 PICO_INTERNAL_ASM u32 CPU_CALL PicoRead8(u32 a)\r
324 {\r
325   u32 d=0;\r
326 \r
327   if ((a&0xe00000)==0xe00000) { d = *(u8 *)(Pico.ram+((a^1)&0xffff)); goto end; } // Ram\r
328 \r
329   a&=0xffffff;\r
330 \r
331 #if !(defined(EMU_C68K) && defined(EMU_M68K))\r
332   // sram\r
333   if(a >= SRam.start && a <= SRam.end && (Pico.m.sram_reg&5)) {\r
334     d = SRAMRead(a);\r
335     goto end;\r
336   }\r
337 #endif\r
338 \r
339   if (a<Pico.romsize) { d = *(u8 *)(Pico.rom+(a^1)); goto end; } // Rom\r
340   log_io(a, 8, 0);\r
341   if ((a&0xff4000)==0xa00000) { d=z80Read8(a); goto end; } // Z80 Ram\r
342 \r
343   d=OtherRead16(a&~1, 8); if ((a&1)==0) d>>=8;\r
344 \r
345   end:\r
346 \r
347   //if ((a&0xe0ffff)==0xe0AE57+0x69c)\r
348   //  dprintf("r8 : %06x,   %02x @%06x", a&0xffffff, (u8)d, SekPc);\r
349   //if ((a&0xe0ffff)==0xe0a9ba+0x69c)\r
350   //  dprintf("r8 : %06x,   %02x @%06x", a&0xffffff, d, SekPc);\r
351 \r
352   //if(a==0x200001||a==0x200000) printf("r8 : %02x [%06x] @ %06x [%i]\n", d, a, SekPc, SekCyclesDoneT());\r
353   //dprintf("r8 : %06x,   %02x @%06x [%03i]", a&0xffffff, (u8)d, SekPc, Pico.m.scanline);\r
354 #ifdef __debug_io\r
355   dprintf("r8 : %06x,   %02x @%06x", a&0xffffff, (u8)d, SekPc);\r
356 #endif\r
357 #if defined(EMU_C68K) && defined(EMU_M68K)\r
358   if(a>=Pico.romsize/*&&(ppop&0x3f)!=0x3a&&(ppop&0x3f)!=0x3b*/) {\r
359     lastread_a = a;\r
360     lastread_d[lrp_cyc++&15] = (u8)d;\r
361   }\r
362 #endif\r
363   return d;\r
364 }\r
365 \r
366 PICO_INTERNAL_ASM u32 CPU_CALL PicoRead16(u32 a)\r
367 {\r
368   u32 d=0;\r
369 \r
370   if ((a&0xe00000)==0xe00000) { d=*(u16 *)(Pico.ram+(a&0xfffe)); goto end; } // Ram\r
371 \r
372   a&=0xfffffe;\r
373 \r
374 #if !(defined(EMU_C68K) && defined(EMU_M68K))\r
375   // sram\r
376   if(a >= SRam.start && a <= SRam.end && (Pico.m.sram_reg&5)) {\r
377     d = SRAMRead(a);\r
378     d |= d<<8;\r
379     goto end;\r
380   }\r
381 #endif\r
382 \r
383   if (a<Pico.romsize) { d = *(u16 *)(Pico.rom+a); goto end; } // Rom\r
384   log_io(a, 16, 0);\r
385 \r
386   d = OtherRead16(a, 16);\r
387 \r
388   end:\r
389   //if ((a&0xe0ffff)==0xe0AF0E+0x69c||(a&0xe0ffff)==0xe0A9A8+0x69c||(a&0xe0ffff)==0xe0A9AA+0x69c||(a&0xe0ffff)==0xe0A9AC+0x69c)\r
390   //  dprintf("r16: %06x, %04x  @%06x", a&0xffffff, d, SekPc);\r
391   //if(a==0x200000) printf("r16: %04x @ %06x [%i]\n", d, SekPc, SekCyclesDoneT());\r
392 \r
393 #ifdef __debug_io\r
394   dprintf("r16: %06x, %04x  @%06x", a&0xffffff, d, SekPc);\r
395 #endif\r
396 #if defined(EMU_C68K) && defined(EMU_M68K)\r
397   if(a>=Pico.romsize/*&&(ppop&0x3f)!=0x3a&&(ppop&0x3f)!=0x3b*/) {\r
398     lastread_a = a;\r
399     lastread_d[lrp_cyc++&15] = d;\r
400   }\r
401 #endif\r
402   return d;\r
403 }\r
404 \r
405 PICO_INTERNAL_ASM u32 CPU_CALL PicoRead32(u32 a)\r
406 {\r
407   u32 d=0;\r
408 \r
409   if ((a&0xe00000)==0xe00000) { u16 *pm=(u16 *)(Pico.ram+(a&0xfffe)); d = (pm[0]<<16)|pm[1]; goto end; } // Ram\r
410 \r
411   a&=0xfffffe;\r
412 \r
413   // sram\r
414   if(a >= SRam.start && a <= SRam.end && (Pico.m.sram_reg&5)) {\r
415     d = (SRAMRead(a)<<16)|SRAMRead(a+2);\r
416     d |= d<<8;\r
417     goto end;\r
418   }\r
419 \r
420   if (a<Pico.romsize) { u16 *pm=(u16 *)(Pico.rom+a); d = (pm[0]<<16)|pm[1]; goto end; } // Rom\r
421   log_io(a, 32, 0);\r
422 \r
423   d = (OtherRead16(a, 32)<<16)|OtherRead16(a+2, 32);\r
424 \r
425   end:\r
426   //if(a==0x200000) printf("r32: %08x @ %06x [%i]\n", d, SekPc, SekCyclesDoneT());\r
427 #ifdef __debug_io\r
428   dprintf("r32: %06x, %08x @%06x", a&0xffffff, d, SekPc);\r
429 #endif\r
430 #if defined(EMU_C68K) && defined(EMU_M68K)\r
431   if(a>=Pico.romsize/*&&(ppop&0x3f)!=0x3a&&(ppop&0x3f)!=0x3b*/) {\r
432     lastread_a = a;\r
433     lastread_d[lrp_cyc++&15] = d;\r
434   }\r
435 #endif\r
436   return d;\r
437 }\r
438 #endif\r
439 \r
440 // -----------------------------------------------------------------\r
441 //                            Write Ram\r
442 \r
443 #ifndef _ASM_MEMORY_C\r
444 PICO_INTERNAL_ASM void CPU_CALL PicoWrite8(u32 a,u8 d)\r
445 {\r
446 #ifdef __debug_io\r
447   dprintf("w8 : %06x,   %02x @%06x", a&0xffffff, d, SekPc);\r
448 #endif\r
449 #if defined(EMU_C68K) && defined(EMU_M68K)\r
450   lastwrite_cyc_d[lwp_cyc++&15] = d;\r
451 #endif\r
452   //if ((a&0xe0ffff)==0xe0a9ba+0x69c)\r
453   //if(a==0x200000||a==0x200001) printf("w8 : %02x [%06x] @ %06x [%i]\n", d, a, SekPc, SekCyclesDoneT());\r
454   //  dprintf("w8 : %06x,   %02x @%06x", a&0xffffff, d, SekPc);\r
455 \r
456   if ((a&0xe00000)==0xe00000) { *(u8 *)(Pico.ram+((a^1)&0xffff))=d; return; } // Ram\r
457   log_io(a, 8, 1);\r
458 \r
459   a&=0xffffff;\r
460   OtherWrite8(a,d);\r
461 }\r
462 #endif\r
463 \r
464 void CPU_CALL PicoWrite16(u32 a,u16 d)\r
465 {\r
466 #ifdef __debug_io\r
467   dprintf("w16: %06x, %04x", a&0xffffff, d);\r
468 #endif\r
469 #if defined(EMU_C68K) && defined(EMU_M68K)\r
470   lastwrite_cyc_d[lwp_cyc++&15] = d;\r
471 #endif\r
472   //if ((a&0xe0ffff)==0xe0AF0E+0x69c||(a&0xe0ffff)==0xe0A9A8+0x69c||(a&0xe0ffff)==0xe0A9AA+0x69c||(a&0xe0ffff)==0xe0A9AC+0x69c)\r
473   //  dprintf("w16: %06x, %04x  @%06x", a&0xffffff, d, SekPc);\r
474   //if(a==0x200000) printf("w16: %04x @ %06x [%i]\n", d, SekPc, SekCyclesDoneT());\r
475 \r
476   if ((a&0xe00000)==0xe00000) { *(u16 *)(Pico.ram+(a&0xfffe))=d; return; } // Ram\r
477   log_io(a, 16, 1);\r
478 \r
479   a&=0xfffffe;\r
480   OtherWrite16(a,d);\r
481 }\r
482 \r
483 static void CPU_CALL PicoWrite32(u32 a,u32 d)\r
484 {\r
485 #ifdef __debug_io\r
486   dprintf("w32: %06x, %08x", a&0xffffff, d);\r
487 #endif\r
488 #if defined(EMU_C68K) && defined(EMU_M68K)\r
489   lastwrite_cyc_d[lwp_cyc++&15] = d;\r
490 #endif\r
491   //if(a==0x200000) printf("w32: %08x @ %06x [%i]\n", d, SekPc, SekCyclesDoneT());\r
492 \r
493   if ((a&0xe00000)==0xe00000)\r
494   {\r
495     // Ram:\r
496     u16 *pm=(u16 *)(Pico.ram+(a&0xfffe));\r
497     pm[0]=(u16)(d>>16); pm[1]=(u16)d;\r
498     return;\r
499   }\r
500   log_io(a, 32, 1);\r
501 \r
502   a&=0xfffffe;\r
503   OtherWrite16(a,  (u16)(d>>16));\r
504   OtherWrite16(a+2,(u16)d);\r
505 }\r
506 \r
507 \r
508 // -----------------------------------------------------------------\r
509 PICO_INTERNAL void PicoMemSetup(void)\r
510 {\r
511 #ifdef EMU_C68K\r
512   // Setup memory callbacks:\r
513   PicoCpu.checkpc=PicoCheckPc;\r
514   PicoCpu.fetch8 =PicoCpu.read8 =PicoRead8;\r
515   PicoCpu.fetch16=PicoCpu.read16=PicoRead16;\r
516   PicoCpu.fetch32=PicoCpu.read32=PicoRead32;\r
517   PicoCpu.write8 =PicoWrite8;\r
518   PicoCpu.write16=PicoWrite16;\r
519   PicoCpu.write32=PicoWrite32;\r
520 #endif\r
521 }\r
522 \r
523 #ifdef EMU_A68K\r
524 struct A68KInter\r
525 {\r
526   u32 unknown;\r
527   u8  (__fastcall *Read8) (u32 a);\r
528   u16 (__fastcall *Read16)(u32 a);\r
529   u32 (__fastcall *Read32)(u32 a);\r
530   void (__fastcall *Write8)  (u32 a,u8 d);\r
531   void (__fastcall *Write16) (u32 a,u16 d);\r
532   void (__fastcall *Write32) (u32 a,u32 d);\r
533   void (__fastcall *ChangePc)(u32 a);\r
534   u8  (__fastcall *PcRel8) (u32 a);\r
535   u16 (__fastcall *PcRel16)(u32 a);\r
536   u32 (__fastcall *PcRel32)(u32 a);\r
537   u16 (__fastcall *Dir16)(u32 a);\r
538   u32 (__fastcall *Dir32)(u32 a);\r
539 };\r
540 \r
541 struct A68KInter a68k_memory_intf=\r
542 {\r
543   0,\r
544   PicoRead8,\r
545   PicoRead16,\r
546   PicoRead32,\r
547   PicoWrite8,\r
548   PicoWrite16,\r
549   PicoWrite32,\r
550   PicoCheckPc,\r
551   PicoRead8,\r
552   PicoRead16,\r
553   PicoRead32,\r
554   PicoRead16, // unused\r
555   PicoRead32, // unused\r
556 };\r
557 #endif\r
558 \r
559 #ifdef EMU_M68K\r
560 unsigned int  m68k_read_pcrelative_CD8 (unsigned int a);\r
561 unsigned int  m68k_read_pcrelative_CD16(unsigned int a);\r
562 unsigned int  m68k_read_pcrelative_CD32(unsigned int a);\r
563 \r
564 // these are allowed to access RAM\r
565 static unsigned int  m68k_read_8 (unsigned int a, int do_fake) {\r
566   a&=0xffffff;\r
567   if(PicoMCD&1) return m68k_read_pcrelative_CD8(a);\r
568   if(a<Pico.romsize)         return *(u8 *)(Pico.rom+(a^1)); // Rom\r
569 #ifdef EMU_C68K\r
570   if(do_fake&&((ppop&0x3f)==0x3a||(ppop&0x3f)==0x3b)) return lastread_d[lrp_mus++&15];\r
571 #endif\r
572   if((a&0xe00000)==0xe00000) return *(u8 *)(Pico.ram+((a^1)&0xffff)); // Ram\r
573   return 0;\r
574 }\r
575 static unsigned int  m68k_read_16(unsigned int a, int do_fake) {\r
576   a&=0xffffff;\r
577   if(PicoMCD&1) return m68k_read_pcrelative_CD16(a);\r
578   if(a<Pico.romsize)         return *(u16 *)(Pico.rom+(a&~1)); // Rom\r
579 #ifdef EMU_C68K\r
580   if(do_fake&&((ppop&0x3f)==0x3a||(ppop&0x3f)==0x3b)) return lastread_d[lrp_mus++&15];\r
581 #endif\r
582   if((a&0xe00000)==0xe00000) return *(u16 *)(Pico.ram+(a&0xfffe)); // Ram\r
583   return 0;\r
584 }\r
585 static unsigned int  m68k_read_32(unsigned int a, int do_fake) {\r
586   a&=0xffffff;\r
587   if(PicoMCD&1) return m68k_read_pcrelative_CD32(a);\r
588   if(a<Pico.romsize)         { u16 *pm=(u16 *)(Pico.rom+(a&~1));     return (pm[0]<<16)|pm[1]; }\r
589 #ifdef EMU_C68K\r
590   if(do_fake&&((ppop&0x3f)==0x3a||(ppop&0x3f)==0x3b)) return lastread_d[lrp_mus++&15];\r
591 #endif\r
592   if((a&0xe00000)==0xe00000) { u16 *pm=(u16 *)(Pico.ram+(a&0xfffe)); return (pm[0]<<16)|pm[1]; } // Ram\r
593   return 0;\r
594 }\r
595 \r
596 unsigned int m68k_read_pcrelative_8 (unsigned int a)   { return m68k_read_8 (a, 1); }\r
597 unsigned int m68k_read_pcrelative_16(unsigned int a)   { return m68k_read_16(a, 1); }\r
598 unsigned int m68k_read_pcrelative_32(unsigned int a)   { return m68k_read_32(a, 1); }\r
599 unsigned int m68k_read_immediate_16(unsigned int a)    { return m68k_read_16(a, 0); }\r
600 unsigned int m68k_read_immediate_32(unsigned int a)    { return m68k_read_32(a, 0); }\r
601 unsigned int m68k_read_disassembler_8 (unsigned int a) { return m68k_read_8 (a, 0); }\r
602 unsigned int m68k_read_disassembler_16(unsigned int a) { return m68k_read_16(a, 0); }\r
603 unsigned int m68k_read_disassembler_32(unsigned int a) { return m68k_read_32(a, 0); }\r
604 \r
605 #ifdef EMU_C68K\r
606 // ROM only\r
607 unsigned int m68k_read_memory_8(unsigned int a)\r
608 {\r
609   u8 d;\r
610   if(a<Pico.romsize) d = *(u8 *) (Pico.rom+(a^1));\r
611   else d = (u8) lastread_d[lrp_mus++&15];\r
612 #ifdef __debug_io\r
613   dprintf("r8_mu : %06x,   %02x @%06x", a&0xffffff, d, SekPc);\r
614 #endif\r
615   return d;\r
616 }\r
617 unsigned int m68k_read_memory_16(unsigned int a)\r
618 {\r
619   u16 d;\r
620   if(a<Pico.romsize) d = *(u16 *)(Pico.rom+(a&~1));\r
621   else d = (u16) lastread_d[lrp_mus++&15];\r
622 #ifdef __debug_io\r
623   dprintf("r16_mu: %06x, %04x @%06x", a&0xffffff, d, SekPc);\r
624 #endif\r
625   return d;\r
626 }\r
627 unsigned int m68k_read_memory_32(unsigned int a)\r
628 {\r
629   u32 d;\r
630   if(a<Pico.romsize) {u16 *pm=(u16 *)(Pico.rom+(a&~1));d=(pm[0]<<16)|pm[1];}\r
631   else d = lastread_d[lrp_mus++&15];\r
632 #ifdef __debug_io\r
633   dprintf("r32_mu: %06x, %08x @%06x", a&0xffffff, d, SekPc);\r
634 #endif\r
635   return d;\r
636 }\r
637 \r
638 // ignore writes, Cyclone already done that\r
639 void m68k_write_memory_8(unsigned int address, unsigned int value)  { lastwrite_mus_d[lwp_mus++&15] = value; }\r
640 void m68k_write_memory_16(unsigned int address, unsigned int value) { lastwrite_mus_d[lwp_mus++&15] = value; }\r
641 void m68k_write_memory_32(unsigned int address, unsigned int value) { lastwrite_mus_d[lwp_mus++&15] = value; }\r
642 #else\r
643 unsigned char  PicoReadCD8w (unsigned int a);\r
644 unsigned short PicoReadCD16w(unsigned int a);\r
645 unsigned int   PicoReadCD32w(unsigned int a);\r
646 void PicoWriteCD8w (unsigned int a, unsigned char d);\r
647 void PicoWriteCD16w(unsigned int a, unsigned short d);\r
648 void PicoWriteCD32w(unsigned int a, unsigned int d);\r
649 \r
650 unsigned int  m68k_read_memory_8(unsigned int address)\r
651 {\r
652     return (PicoMCD&1) ? PicoReadCD8w(address)  : PicoRead8(address);\r
653 }\r
654 \r
655 unsigned int  m68k_read_memory_16(unsigned int address)\r
656 {\r
657     return (PicoMCD&1) ? PicoReadCD16w(address) : PicoRead16(address);\r
658 }\r
659 \r
660 unsigned int  m68k_read_memory_32(unsigned int address)\r
661 {\r
662     return (PicoMCD&1) ? PicoReadCD32w(address) : PicoRead32(address);\r
663 }\r
664 \r
665 void m68k_write_memory_8(unsigned int address, unsigned int value)\r
666 {\r
667     if (PicoMCD&1) PicoWriteCD8w(address, (u8)value); else PicoWrite8(address, (u8)value);\r
668 }\r
669 \r
670 void m68k_write_memory_16(unsigned int address, unsigned int value)\r
671 {\r
672     if (PicoMCD&1) PicoWriteCD16w(address,(u16)value); else PicoWrite16(address,(u16)value);\r
673 }\r
674 \r
675 void m68k_write_memory_32(unsigned int address, unsigned int value)\r
676 {\r
677     if (PicoMCD&1) PicoWriteCD32w(address, value); else PicoWrite32(address, value);\r
678 }\r
679 #endif\r
680 #endif // EMU_M68K\r
681 \r
682 \r
683 // -----------------------------------------------------------------\r
684 //                        z80 memhandlers\r
685 \r
686 PICO_INTERNAL unsigned char z80_read(unsigned short a)\r
687 {\r
688   u8 ret = 0;\r
689 \r
690   if ((a>>13)==2) // 0x4000-0x5fff (Charles MacDonald)\r
691   {\r
692     if(PicoOpt&1) ret = (u8) YM2612Read();\r
693     goto end;\r
694   }\r
695 \r
696   if (a>=0x8000)\r
697   {\r
698     u32 addr68k;\r
699     addr68k=Pico.m.z80_bank68k<<15;\r
700     addr68k+=a&0x7fff;\r
701 \r
702     ret = (u8) PicoRead8(addr68k);\r
703     elprintf(EL_Z80BNK, "z80->68k r8 [%06x] %02x", addr68k, ret);\r
704     goto end;\r
705   }\r
706 \r
707   // should not be needed || dprintf("z80_read RAM");\r
708   if (a<0x4000) { ret = (u8) Pico.zram[a&0x1fff]; goto end; }\r
709 \r
710   elprintf(EL_ANOMALY, "z80 invalid r8 [%06x] %02x", a, ret);\r
711 \r
712 end:\r
713   return ret;\r
714 }\r
715 \r
716 PICO_INTERNAL unsigned short z80_read16(unsigned short a)\r
717 {\r
718   //dprintf("z80_read16");\r
719 \r
720   return (u16) ( (u16)z80_read(a) | ((u16)z80_read((u16)(a+1))<<8) );\r
721 }\r
722 \r
723 PICO_INTERNAL_ASM void z80_write(unsigned char data, unsigned short a)\r
724 {\r
725   //if (a<0x4000)\r
726   //  dprintf("z80 w8 : %06x,   %02x @%04x", a, data, mz80GetRegisterValue(NULL, 0));\r
727 \r
728   if ((a>>13)==2) // 0x4000-0x5fff (Charles MacDonald)\r
729   {\r
730     if(PicoOpt&1) emustatus|=YM2612Write(a, data);\r
731     return;\r
732   }\r
733 \r
734   if ((a&0xfff9)==0x7f11) // 7f11 7f13 7f15 7f17\r
735   {\r
736     if(PicoOpt&2) SN76496Write(data);\r
737     return;\r
738   }\r
739 \r
740   if ((a>>8)==0x60)\r
741   {\r
742     Pico.m.z80_bank68k>>=1;\r
743     Pico.m.z80_bank68k|=(data&1)<<8;\r
744     Pico.m.z80_bank68k&=0x1ff; // 9 bits and filled in the new top one\r
745     return;\r
746   }\r
747 \r
748   if (a>=0x8000)\r
749   {\r
750     u32 addr68k;\r
751     addr68k=Pico.m.z80_bank68k<<15;\r
752     addr68k+=a&0x7fff;\r
753     elprintf(EL_Z80BNK, "z80->68k w8 [%06x] %02x", addr68k, data);\r
754     PicoWrite8(addr68k, data);\r
755     return;\r
756   }\r
757 \r
758   // should not be needed, drZ80 knows how to access RAM itself || dprintf("z80_write RAM @ %08x", lr);\r
759   if (a<0x4000) { Pico.zram[a&0x1fff]=data; return; }\r
760 \r
761   elprintf(EL_ANOMALY, "z80 invalid w8 [%06x] %02x", a, data);\r
762 }\r
763 \r
764 PICO_INTERNAL void z80_write16(unsigned short data, unsigned short a)\r
765 {\r
766   //dprintf("z80_write16");\r
767 \r
768   z80_write((unsigned char) data,a);\r
769   z80_write((unsigned char)(data>>8),(u16)(a+1));\r
770 }\r
771 \r