nonacc mode removal, function return value audit
[picodrive.git] / Pico / MemoryCmn.c
1 // common code for Memory.c and cd/Memory.c
2 // (c) Copyright 2006-2007, Grazvydas "notaz" Ignotas
3
4 #ifndef UTYPES_DEFINED
5 typedef unsigned char  u8;
6 typedef unsigned short u16;
7 typedef unsigned int   u32;
8 #define UTYPES_DEFINED
9 #endif
10
11
12 #ifndef _ASM_MEMORY_C
13 static
14 #endif
15 u8 z80Read8(u32 a)
16 {
17   if(Pico.m.z80Run&1) return 0;
18
19   a&=0x1fff;
20
21   if (!(PicoOpt&POPT_EN_Z80))
22   {
23     // Z80 disabled, do some faking
24     static u8 zerosent = 0;
25     if(a == Pico.m.z80_lastaddr) { // probably polling something
26       u8 d = Pico.m.z80_fakeval;
27       if((d & 0xf) == 0xf && !zerosent) {
28         d = 0; zerosent = 1;
29       } else {
30         Pico.m.z80_fakeval++;
31         zerosent = 0;
32       }
33       return d;
34     } else {
35       Pico.m.z80_fakeval = 0;
36     }
37   }
38
39   Pico.m.z80_lastaddr = (u16) a;
40   return Pico.zram[a];
41 }
42
43 #ifndef _ASM_MEMORY_C
44 static
45 #endif
46 u32 z80ReadBusReq(void)
47 {
48   u32 d=Pico.m.z80Run&1;
49   if (!d) {
50     // needed by buggy Terminator (Sega CD)
51     int stop_before = SekCyclesDone() - z80stopCycle;
52     //elprintf(EL_BUSREQ, "get_zrun: stop before: %i", stop_before);
53     // note: if we use 20 or more here, Barkley Shut Up and Jam! will purposedly crash itself.
54     // but CD Terminator needs at least 32, so it only works because next frame cycle wrap.
55     if (stop_before > 0 && stop_before < 20) // Gens uses 16 here
56       d = 1; // bus not yet available
57   }
58
59   elprintf(EL_BUSREQ, "get_zrun: %02x [%i] @%06x", d|0x80, SekCyclesDone(), SekPc);
60   return d|0x80;
61 }
62
63 #ifndef _ASM_MEMORY_C
64 static
65 #endif
66 void z80WriteBusReq(u32 d)
67 {
68   d&=1; d^=1;
69   {
70     if (!d)
71     {
72       if ((PicoOpt&POPT_EN_Z80) && Pico.m.z80Run)
73       {
74         z80stopCycle = SekCyclesDone();
75         PicoSyncZ80(z80stopCycle);
76       }
77     } else {
78       if (!Pico.m.z80Run)
79         z80_cycle_cnt = cycles_68k_to_z80(SekCyclesDone());
80     }
81   }
82   elprintf(EL_BUSREQ, "set_zrun: %i->%i [%i] @%06x", Pico.m.z80Run, d, SekCyclesDone(), SekPc);
83   Pico.m.z80Run=(u8)d;
84 }
85
86 #ifndef _ASM_MEMORY_C
87 static
88 #endif
89 u32 OtherRead16(u32 a, int realsize)
90 {
91   u32 d=0;
92
93   if ((a&0xffffe0)==0xa10000) { // I/O ports
94     a=(a>>1)&0xf;
95     switch(a) {
96       case 0:  d=Pico.m.hardware; break; // Hardware value (Version register)
97       case 1:  d=PadRead(0); break;
98       case 2:  d=PadRead(1); break;
99       default: d=Pico.ioports[a]; break; // IO ports can be used as RAM
100     }
101     d|=d<<8;
102     goto end;
103   }
104
105   // rotate fakes next fetched instruction for Time Killers
106   if (a==0xa11100) { // z80 busreq
107     d=(z80ReadBusReq()<<8)|Pico.m.rotate++;
108     goto end;
109   }
110
111   if ((a&0xff0000)==0xa00000)
112   {
113     if (Pico.m.z80Run&1)
114       elprintf(EL_ANOMALY, "68k z80 read with no bus! [%06x] @ %06x", a, SekPc);
115     if ((a&0x4000)==0x0000) { d=z80Read8(a); d|=d<<8; goto end; } // Z80 ram (not byteswaped)
116     if ((a&0x6000)==0x4000) { // 0x4000-0x5fff, Fudge if disabled
117       if (PicoOpt&POPT_EN_FM) d=ym2612_read_local_68k();
118       else d=Pico.m.rotate++&3;
119       goto end;
120     }
121     elprintf(EL_ANOMALY, "68k bad read [%06x]", a);
122     d=0xffff;
123     goto end;
124   }
125
126   d = PicoRead16Hook(a, realsize);
127
128 end:
129   return d;
130 }
131
132 static void IoWrite8(u32 a, u32 d)
133 {
134   a=(a>>1)&0xf;
135   // 6 button gamepad: if TH went from 0 to 1, gamepad changes state
136   if (PicoOpt&POPT_6BTN_PAD)
137   {
138     if (a==1) {
139       Pico.m.padDelay[0] = 0;
140       if(!(Pico.ioports[1]&0x40) && (d&0x40)) Pico.m.padTHPhase[0]++;
141     }
142     else if (a==2) {
143       Pico.m.padDelay[1] = 0;
144       if(!(Pico.ioports[2]&0x40) && (d&0x40)) Pico.m.padTHPhase[1]++;
145     }
146   }
147   Pico.ioports[a]=(u8)d; // IO ports can be used as RAM
148 }
149
150 #ifndef _ASM_CD_MEMORY_C
151 static
152 #endif
153 void OtherWrite8(u32 a,u32 d)
154 {
155 #if !defined(_ASM_MEMORY_C) || defined(_ASM_MEMORY_C_AMIPS)
156   if ((a&0xe700f9)==0xc00011||(a&0xff7ff9)==0xa07f11) { if(PicoOpt&2) SN76496Write(d); return; } // PSG Sound
157   if ((a&0xff4000)==0xa00000) { // z80 RAM
158     SekCyclesBurn(2); // hack
159     if (!(Pico.m.z80Run&1) && !Pico.m.z80_reset) Pico.zram[a&0x1fff]=(u8)d;
160     else elprintf(EL_ANOMALY, "68k z80 write with no bus or reset! [%06x] %02x @ %06x", a, d&0xff, SekPc);
161     return;
162   }
163   if ((a&0xff6000)==0xa04000)  { if(PicoOpt&1) emustatus|=ym2612_write_local(a&3, d&0xff, 0)&1; return; } // FM Sound
164   if ((a&0xffffe0)==0xa10000)  { IoWrite8(a, d); return; } // I/O ports
165 #endif
166   if (a==0xa11100)             { z80WriteBusReq(d); return; }
167   if (a==0xa11200) {
168     elprintf(EL_BUSREQ, "write z80Reset: %02x", d);
169     if (!(d&0x1)) { Pico.m.z80_reset = 1; Pico.m.z80Run = 0; YM2612ResetChip(); }
170     else if (Pico.m.z80_reset) {
171       Pico.m.z80_reset = 0;
172       YM2612ResetChip();
173       z80_reset();
174       timers_reset();
175     }
176     return;
177   }
178 #if !defined(_ASM_MEMORY_C) || defined(_ASM_MEMORY_C_AMIPS)
179   if ((a&0xff7f00)==0xa06000) // Z80 BANK register
180   {
181     Pico.m.z80_bank68k>>=1;
182     Pico.m.z80_bank68k|=(d&1)<<8;
183     Pico.m.z80_bank68k&=0x1ff; // 9 bits and filled in the new top one
184     elprintf(EL_Z80BNK, "z80 bank=%06x", Pico.m.z80_bank68k<<15);
185     return;
186   }
187 #endif
188   if ((a&0xe700e0)==0xc00000) {
189     d&=0xff;
190     PicoVideoWrite(a,(u16)(d|(d<<8))); // Byte access gets mirrored
191     return;
192   }
193
194   PicoWrite8Hook(a, d&0xff, 8);
195 }
196
197
198 #ifndef _ASM_CD_MEMORY_C
199 static
200 #endif
201 void OtherWrite16(u32 a,u32 d)
202 {
203   if (a==0xa11100)            { z80WriteBusReq(d>>8); return; }
204   if ((a&0xffffe0)==0xa10000) { IoWrite8(a, d); return; } // I/O ports
205   if ((a&0xe700f8)==0xc00010||(a&0xff7ff8)==0xa07f10) { if(PicoOpt&2) SN76496Write(d); return; } // PSG Sound
206   if ((a&0xff6000)==0xa04000) { if(PicoOpt&1) emustatus|=ym2612_write_local(a&3, d&0xff, 0)&1; return; } // FM Sound
207   if ((a&0xff4000)==0xa00000) { // Z80 ram (MSB only)
208     if (!(Pico.m.z80Run&1) && !Pico.m.z80_reset) Pico.zram[a&0x1fff]=(u8)(d>>8);
209     else elprintf(EL_ANOMALY, "68k z80 write with no bus or reset! [%06x] %04x @ %06x", a, d&0xffff, SekPc);
210     return;
211   }
212   if (a==0xa11200) {
213     elprintf(EL_BUSREQ, "write z80reset: %04x", d);
214     if (!(d&0x100)) { Pico.m.z80_reset = 1; Pico.m.z80Run = 0; YM2612ResetChip(); }
215     else if (Pico.m.z80_reset) {
216       Pico.m.z80_reset = 0;
217       YM2612ResetChip();
218       z80_reset();
219       timers_reset();
220     }
221     return;
222   }
223   if ((a&0xff7f00)==0xa06000) // Z80 BANK register
224   {
225     Pico.m.z80_bank68k>>=1;
226     Pico.m.z80_bank68k|=(d&1)<<8;
227     Pico.m.z80_bank68k&=0x1ff; // 9 bits and filled in the new top one
228     elprintf(EL_Z80BNK, "z80 bank=%06x", Pico.m.z80_bank68k<<15);
229     return;
230   }
231
232 #ifndef _CD_MEMORY_C
233   if (a >= SRam.start && a <= SRam.end) {
234     elprintf(EL_SRAMIO, "sram w16 [%06x] %04x @ %06x", a, d, SekPc);
235     if ((Pico.m.sram_reg&0x16)==0x10) { // detected, not EEPROM, write not disabled
236       u8 *pm=(u8 *)(SRam.data-SRam.start+a);
237       *pm++=d>>8;
238       *pm++=d;
239       SRam.changed = 1;
240     }
241     else
242       SRAMWrite(a, d);
243     return;
244   }
245 #endif
246
247   PicoWrite16Hook(a, d&0xffff, 16);
248 }
249