FAME integration finished, some adjustments of CPU core stuff
[picodrive.git] / Pico / cd / Pico.c
1 // (c) Copyright 2007 notaz, All rights reserved.
2
3
4 #include "../PicoInt.h"
5
6
7 extern unsigned char formatted_bram[4*0x10];
8 extern unsigned int s68k_poll_adclk;
9
10 void (*PicoMCDopenTray)(void) = NULL;
11 int  (*PicoMCDcloseTray)(void) = NULL;
12
13 #define dump_ram(ram,fname) \
14 { \
15   int i, d; \
16   FILE *f; \
17 \
18   for (i = 0; i < sizeof(ram); i+=2) { \
19     d = (ram[i]<<8) | ram[i+1]; \
20     *(unsigned short *)(ram+i) = d; \
21   } \
22   f = fopen(fname, "wb"); \
23   if (f) { \
24     fwrite(ram, 1, sizeof(ram), f); \
25     fclose(f); \
26   } \
27   for (i = 0; i < sizeof(ram); i+=2) { \
28     d = (ram[i]<<8) | ram[i+1]; \
29     *(unsigned short *)(ram+i) = d; \
30   } \
31 }
32
33
34 PICO_INTERNAL int PicoInitMCD(void)
35 {
36   SekInitS68k();
37   Init_CD_Driver();
38
39   return 0;
40 }
41
42
43 PICO_INTERNAL void PicoExitMCD(void)
44 {
45   End_CD_Driver();
46
47   //dump_ram(Pico_mcd->prg_ram, "prg.bin");
48   //dump_ram(Pico.ram, "ram.bin");
49 }
50
51 PICO_INTERNAL int PicoResetMCD(int hard)
52 {
53   if (hard) {
54     int fmt_size = sizeof(formatted_bram);
55     memset(Pico_mcd->prg_ram,    0, sizeof(Pico_mcd->prg_ram));
56     memset(Pico_mcd->word_ram2M, 0, sizeof(Pico_mcd->word_ram2M));
57     memset(Pico_mcd->pcm_ram,    0, sizeof(Pico_mcd->pcm_ram));
58     memset(Pico_mcd->bram, 0, sizeof(Pico_mcd->bram));
59     memcpy(Pico_mcd->bram + sizeof(Pico_mcd->bram) - fmt_size, formatted_bram, fmt_size);
60   }
61   memset(Pico_mcd->s68k_regs, 0, sizeof(Pico_mcd->s68k_regs));
62   memset(&Pico_mcd->pcm, 0, sizeof(Pico_mcd->pcm));
63   memset(&Pico_mcd->m, 0, sizeof(Pico_mcd->m));
64
65   *(unsigned int *)(Pico_mcd->bios + 0x70) = 0xffffffff; // reset hint vector (simplest way to implement reg6)
66   Pico_mcd->m.state_flags |= 1; // s68k reset pending
67   Pico_mcd->s68k_regs[3] = 1; // 2M word RAM mode with m68k access after reset
68
69   Reset_CD();
70   LC89510_Reset();
71   gfx_cd_reset();
72   PicoMemResetCD(1);
73 #ifdef _ASM_CD_MEMORY_C
74   //PicoMemResetCDdecode(1); // don't have to call this in 2M mode
75 #endif
76
77   // use SRam.data for RAM cart
78   if (SRam.data) free(SRam.data);
79   SRam.data = NULL;
80   if (PicoOpt&0x8000)
81     SRam.data = calloc(1, 0x12000);
82
83   return 0;
84 }
85
86 static __inline void SekRunM68k(int cyc)
87 {
88   int cyc_do;
89   SekCycleAim+=cyc;
90   if((cyc_do=SekCycleAim-SekCycleCnt) < 0) return;
91 #if defined(EMU_C68K)
92   PicoCpuCM68k.cycles=cyc_do;
93   CycloneRun(&PicoCpuCM68k);
94   SekCycleCnt+=cyc_do-PicoCpuCM68k.cycles;
95 #elif defined(EMU_M68K)
96   m68k_set_context(&PicoCpuMM68k);
97   SekCycleCnt+=m68k_execute(cyc_do);
98 #elif defined(EMU_F68K)
99   g_m68kcontext=&PicoCpuFM68k;
100   SekCycleCnt+=m68k_emulate(cyc_do);
101 #endif
102 }
103
104 static __inline void SekRunS68k(int cyc)
105 {
106   int cyc_do;
107   SekCycleAimS68k+=cyc;
108   if((cyc_do=SekCycleAimS68k-SekCycleCntS68k) < 0) return;
109 #if defined(EMU_C68K)
110   PicoCpuCS68k.cycles=cyc_do;
111   CycloneRun(&PicoCpuCS68k);
112   SekCycleCntS68k+=cyc_do-PicoCpuCS68k.cycles;
113 #elif defined(EMU_M68K)
114   m68k_set_context(&PicoCpuMS68k);
115   SekCycleCntS68k+=m68k_execute(cyc_do);
116 #elif defined(EMU_F68K)
117   g_m68kcontext=&PicoCpuFS68k;
118   SekCycleCntS68k+=m68k_emulate(cyc_do);
119 #endif
120 }
121
122 #define PS_STEP_M68K ((488<<16)/20) // ~24
123 //#define PS_STEP_S68K 13
124
125 #ifdef _ASM_CD_PICO_C
126 void SekRunPS(int cyc_m68k, int cyc_s68k);
127 #else
128 static __inline void SekRunPS(int cyc_m68k, int cyc_s68k)
129 {
130   int cycn, cycn_s68k, cyc_do;
131   SekCycleAim+=cyc_m68k;
132   SekCycleAimS68k+=cyc_s68k;
133
134 //  fprintf(stderr, "=== start %3i/%3i [%3i/%3i] {%05i.%i} ===\n", cyc_m68k, cyc_s68k,
135 //              SekCycleAim-SekCycleCnt, SekCycleAimS68k-SekCycleCntS68k, Pico.m.frame_count, Pico.m.scanline);
136
137   /* loop 488 downto 0 in steps of PS_STEP */
138   for (cycn = (488<<16)-PS_STEP_M68K; cycn >= 0; cycn -= PS_STEP_M68K)
139   {
140     cycn_s68k = (cycn + cycn/2 + cycn/8) >> 16;
141     if ((cyc_do = SekCycleAim-SekCycleCnt-(cycn>>16)) > 0) {
142 #if defined(EMU_C68K)
143       PicoCpuCM68k.cycles = cyc_do;
144       CycloneRun(&PicoCpuCM68k);
145       SekCycleCnt += cyc_do - PicoCpuCM68k.cycles;
146 #elif defined(EMU_M68K)
147       m68k_set_context(&PicoCpuMM68k);
148       SekCycleCnt += m68k_execute(cyc_do);
149 #elif defined(EMU_F68K)
150       g_m68kcontext = &PicoCpuFM68k;
151       SekCycleCnt += m68k_emulate(cyc_do);
152 #endif
153     }
154     if ((cyc_do = SekCycleAimS68k-SekCycleCntS68k-cycn_s68k) > 0) {
155 #if defined(EMU_C68K)
156       PicoCpuCS68k.cycles = cyc_do;
157       CycloneRun(&PicoCpuCS68k);
158       SekCycleCntS68k += cyc_do - PicoCpuCS68k.cycles;
159 #elif defined(EMU_M68K)
160       m68k_set_context(&PicoCpuMS68k);
161       SekCycleCntS68k += m68k_execute(cyc_do);
162 #elif defined(EMU_F68K)
163       g_m68kcontext = &PicoCpuFS68k;
164       SekCycleCntS68k += m68k_emulate(cyc_do);
165 #endif
166     }
167   }
168 }
169 #endif
170
171
172 static __inline void check_cd_dma(void)
173 {
174         int ddx;
175
176         if (!(Pico_mcd->scd.Status_CDC & 0x08)) return;
177
178         ddx = Pico_mcd->s68k_regs[4] & 7;
179         if (ddx <  2) return; // invalid
180         if (ddx <  4) {
181                 Pico_mcd->s68k_regs[4] |= 0x40; // Data set ready in host port
182                 return;
183         }
184         if (ddx == 6) return; // invalid
185
186         Update_CDC_TRansfer(ddx); // now go and do the actual transfer
187 }
188
189 static __inline void update_chips(void)
190 {
191         int counter_timer, int3_set;
192         int counter75hz_lim = Pico.m.pal ? 2080 : 2096;
193
194         // 75Hz CDC update
195         if ((Pico_mcd->m.counter75hz+=10) >= counter75hz_lim) {
196                 Pico_mcd->m.counter75hz -= counter75hz_lim;
197                 Check_CD_Command();
198         }
199
200         // update timers
201         counter_timer = Pico.m.pal ? 0x21630 : 0x2121c; // 136752 : 135708;
202         Pico_mcd->m.timer_stopwatch += counter_timer;
203         if ((int3_set = Pico_mcd->s68k_regs[0x31])) {
204                 Pico_mcd->m.timer_int3 -= counter_timer;
205                 if (Pico_mcd->m.timer_int3 < 0) {
206                         if (Pico_mcd->s68k_regs[0x33] & (1<<3)) {
207                                 elprintf(EL_INTS, "s68k: timer irq 3");
208                                 SekInterruptS68k(3);
209                                 Pico_mcd->m.timer_int3 += int3_set << 16;
210                         }
211                         // is this really what happens if irq3 is masked out?
212                         Pico_mcd->m.timer_int3 &= 0xffffff;
213                 }
214         }
215
216         // update gfx chip
217         if (Pico_mcd->rot_comp.Reg_58 & 0x8000)
218                 gfx_cd_update();
219
220         // delayed setting of DMNA bit (needed for Silpheed)
221         if (Pico_mcd->m.state_flags & 2) {
222                 Pico_mcd->m.state_flags &= ~2;
223                 if (!(Pico_mcd->s68k_regs[3] & 4)) {
224                         Pico_mcd->s68k_regs[3] |=  2;
225                         Pico_mcd->s68k_regs[3] &= ~1;
226 #ifdef USE_POLL_DETECT
227                         if ((s68k_poll_adclk&0xfe) == 2) {
228                                 SekSetStopS68k(0); s68k_poll_adclk = 0;
229                         }
230 #endif
231                 }
232         }
233 }
234
235
236 static __inline void getSamples(int y)
237 {
238   int len = sound_render(0, PsndLen);
239   if (PicoWriteSound) PicoWriteSound(len);
240   // clear sound buffer
241   sound_clear();
242 }
243
244
245 #define PICO_CD
246 #include "../PicoFrameHints.c"
247
248
249 PICO_INTERNAL int PicoFrameMCD(void)
250 {
251   if(!(PicoOpt&0x10))
252     PicoFrameStart();
253
254   PicoFrameHints();
255
256   return 0;
257 }
258
259