timing hack removed, seems to be no longer needed
[picodrive.git] / cpu / Cyclone / OpLogic.cpp
1 #include "app.h"\r
2 \r
3 // --------------------- Opcodes 0x0100+ ---------------------\r
4 // Emit a Btst (Register) opcode 0000nnn1 ttaaaaaa\r
5 int OpBtstReg(int op)\r
6 {\r
7   int use=0;\r
8   int type=0,sea=0,tea=0;\r
9   int size=0;\r
10 \r
11   type=(op>>6)&3; // Btst/Bchg/Bclr/Bset\r
12   // Get source and target EA\r
13   sea=(op>>9)&7;\r
14   tea=op&0x003f;\r
15   if (tea<0x10) size=2; // For registers, 32-bits\r
16 \r
17   if ((tea&0x38)==0x08) return 1; // movep\r
18 \r
19   // See if we can do this opcode:\r
20   if (EaCanRead(tea,0)==0) return 1;\r
21   if (type>0)\r
22   {\r
23     if (EaCanWrite(tea)==0) return 1;\r
24   }\r
25 \r
26   use=OpBase(op,size);\r
27   use&=~0x0e00; // Use same handler for all registers\r
28   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
29 \r
30   OpStart(op,tea);\r
31 \r
32   if(type==1||type==3) {\r
33     Cycles=8;\r
34   } else {\r
35     Cycles=type?8:4;\r
36     if(size>=2) Cycles+=2;\r
37   }\r
38 \r
39   EaCalcReadNoSE(-1,10,sea,0,0x0e00);\r
40 \r
41   EaCalcReadNoSE((type>0)?11:-1,0,tea,size,0x003f);\r
42 \r
43   if (tea>=0x10)\r
44        ot("  and r10,r10,#7  ;@ mem - do mod 8\n");  // size always 0\r
45   else ot("  and r10,r10,#31 ;@ reg - do mod 32\n"); // size always 2\r
46   ot("\n");\r
47 \r
48   ot("  mov r1,#1\n");\r
49   ot("  tst r0,r1,lsl r10 ;@ Do arithmetic\n");\r
50   ot("  bicne r9,r9,#0x40000000\n");\r
51   ot("  orreq r9,r9,#0x40000000 ;@ Get Z flag\n");\r
52   ot("\n");\r
53 \r
54   if (type>0)\r
55   {\r
56     if (type==1) ot("  eor r1,r0,r1,lsl r10 ;@ Toggle bit\n");\r
57     if (type==2) ot("  bic r1,r0,r1,lsl r10 ;@ Clear bit\n");\r
58     if (type==3) ot("  orr r1,r0,r1,lsl r10 ;@ Set bit\n");\r
59     ot("\n");\r
60     EaWrite(11,   1,tea,size,0x003f,0,0);\r
61   }\r
62   OpEnd(tea);\r
63 \r
64   return 0;\r
65 }\r
66 \r
67 // --------------------- Opcodes 0x0800+ ---------------------\r
68 // Emit a Btst/Bchg/Bclr/Bset (Immediate) opcode 00001000 ttaaaaaa nn\r
69 int OpBtstImm(int op)\r
70 {\r
71   int type=0,sea=0,tea=0;\r
72   int use=0;\r
73   int size=0;\r
74 \r
75   type=(op>>6)&3;\r
76   // Get source and target EA\r
77   sea=   0x003c;\r
78   tea=op&0x003f;\r
79   if (tea<0x10) size=2; // For registers, 32-bits\r
80 \r
81   // See if we can do this opcode:\r
82   if (EaCanRead(tea,0)==0||EaAn(tea)||tea==0x3c) return 1;\r
83   if (type>0)\r
84   {\r
85     if (EaCanWrite(tea)==0) return 1;\r
86   }\r
87 \r
88   use=OpBase(op,size);\r
89   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
90 \r
91   OpStart(op,sea,tea);\r
92 \r
93   ot("\n");\r
94   EaCalcReadNoSE(-1,0,sea,0,0);\r
95   ot("  mov r10,#1\n");\r
96   ot("  bic r9,r9,#0x40000000 ;@ Blank Z flag\n");\r
97   if (tea>=0x10)\r
98        ot("  and r0,r0,#7    ;@ mem - do mod 8\n");  // size always 0\r
99   else ot("  and r0,r0,#0x1F ;@ reg - do mod 32\n"); // size always 2\r
100   ot("  mov r10,r10,lsl r0 ;@ Make bit mask\n");\r
101   ot("\n");\r
102 \r
103   if(type==1||type==3) {\r
104     Cycles=12;\r
105   } else {\r
106     Cycles=type?12:8;\r
107     if(size>=2) Cycles+=2;\r
108   }\r
109 \r
110   EaCalcReadNoSE((type>0)?11:-1,0,tea,size,0x003f);\r
111   ot("  tst r0,r10 ;@ Do arithmetic\n");\r
112   ot("  orreq r9,r9,#0x40000000 ;@ Get Z flag\n");\r
113   ot("\n");\r
114 \r
115   if (type>0)\r
116   {\r
117     if (type==1) ot("  eor r1,r0,r10 ;@ Toggle bit\n");\r
118     if (type==2) ot("  bic r1,r0,r10 ;@ Clear bit\n");\r
119     if (type==3) ot("  orr r1,r0,r10 ;@ Set bit\n");\r
120     ot("\n");\r
121     EaWrite(11,   1,tea,size,0x003f,0,0);\r
122   }\r
123 \r
124   OpEnd(sea,tea);\r
125 \r
126   return 0;\r
127 }\r
128 \r
129 // --------------------- Opcodes 0x4000+ ---------------------\r
130 int OpNeg(int op)\r
131 {\r
132   // 01000tt0 xxeeeeee (tt=negx/clr/neg/not, xx=size, eeeeee=EA)\r
133   int type=0,size=0,ea=0,use=0;\r
134 \r
135   type=(op>>9)&3;\r
136   ea  =op&0x003f;\r
137   size=(op>>6)&3; if (size>=3) return 1;\r
138 \r
139   // See if we can do this opcode:\r
140   if (EaCanRead (ea,size)==0||EaAn(ea)) return 1;\r
141   if (EaCanWrite(ea     )==0) return 1;\r
142 \r
143   use=OpBase(op,size);\r
144   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
145 \r
146   OpStart(op,ea); Cycles=size<2?4:6;\r
147   if(ea >= 0x10)  Cycles*=2;\r
148 \r
149   EaCalc (10,0x003f,ea,size,0,0);\r
150 \r
151   if (type!=1) EaRead (10,0,ea,size,0x003f,0,0); // Don't need to read for 'clr' (or do we, for a dummy read?)\r
152   if (type==1) ot("\n");\r
153 \r
154   if (type==0)\r
155   {\r
156     ot(";@ Negx:\n");\r
157     GetXBit(1);\r
158     if(size!=2) ot("  mov r0,r0,asl #%i\n",size?16:24);\r
159     ot("  rscs r1,r0,#0 ;@ do arithmetic\n");\r
160     ot("  orr r3,r9,#0xb0000000 ;@ for old Z\n");\r
161     OpGetFlags(1,1,0);\r
162     if(size!=2) {\r
163       ot("  movs r1,r1,asr #%i\n",size?16:24);\r
164       ot("  orreq r9,r9,#0x40000000 ;@ possily missed Z\n");\r
165     }\r
166     ot("  andeq r9,r9,r3 ;@ fix Z\n");\r
167     ot("\n");\r
168   }\r
169 \r
170   if (type==1)\r
171   {\r
172     ot(";@ Clear:\n");\r
173     ot("  mov r1,#0\n");\r
174     ot("  mov r9,#0x40000000 ;@ NZCV=0100\n");\r
175     ot("\n");\r
176   }\r
177 \r
178   if (type==2)\r
179   {\r
180     ot(";@ Neg:\n");\r
181     if(size!=2) ot("  mov r0,r0,asl #%i\n",size?16:24);\r
182     ot("  rsbs r1,r0,#0\n");\r
183     OpGetFlags(1,1);\r
184     if(size!=2) ot("  mov r1,r1,asr #%i\n",size?16:24);\r
185     ot("\n");\r
186   }\r
187 \r
188   if (type==3)\r
189   {\r
190     ot(";@ Not:\n");\r
191     if(size!=2) {\r
192       ot("  mov r0,r0,asl #%i\n",size?16:24);\r
193       ot("  mvn r1,r0,asr #%i\n",size?16:24);\r
194     }\r
195     else\r
196       ot("  mvn r1,r0\n");\r
197     ot("  adds r1,r1,#0 ;@ Defines NZ, clears CV\n");\r
198     OpGetFlags(0,0);\r
199     ot("\n");\r
200   }\r
201 \r
202   if (type==1) eawrite_check_addrerr=1;\r
203   EaWrite(10,     1,ea,size,0x003f,0,0);\r
204 \r
205   OpEnd(ea);\r
206 \r
207   return 0;\r
208 }\r
209 \r
210 // --------------------- Opcodes 0x4840+ ---------------------\r
211 // Swap, 01001000 01000nnn swap Dn\r
212 int OpSwap(int op)\r
213 {\r
214   int ea=0,use=0;\r
215 \r
216   ea=op&7;\r
217   use=op&~0x0007; // Use same opcode for all An\r
218 \r
219   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
220 \r
221   OpStart(op); Cycles=4;\r
222 \r
223   EaCalc (10,0x0007,ea,2,1);\r
224   EaRead (10,     0,ea,2,0x0007,1);\r
225 \r
226   ot("  mov r1,r0,ror #16\n");\r
227   ot("  adds r1,r1,#0 ;@ Defines NZ, clears CV\n");\r
228   OpGetFlags(0,0);\r
229 \r
230   EaWrite(10,     1,8,2,0x0007,1);\r
231 \r
232   OpEnd();\r
233 \r
234   return 0;\r
235 }\r
236 \r
237 // --------------------- Opcodes 0x4a00+ ---------------------\r
238 // Emit a Tst opcode, 01001010 xxeeeeee\r
239 int OpTst(int op)\r
240 {\r
241   int sea=0;\r
242   int size=0,use=0;\r
243 \r
244   sea=op&0x003f;\r
245   size=(op>>6)&3; if (size>=3) return 1;\r
246 \r
247   // See if we can do this opcode:\r
248   if (EaCanWrite(sea)==0||EaAn(sea)) return 1;\r
249 \r
250   use=OpBase(op,size);\r
251   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
252 \r
253   OpStart(op,sea); Cycles=4;\r
254 \r
255   EaCalc ( 0,0x003f,sea,size,1);\r
256   EaRead ( 0,     0,sea,size,0x003f,1);\r
257 \r
258   ot("  adds r0,r0,#0 ;@ Defines NZ, clears CV\n");\r
259   ot("  mrs r9,cpsr ;@ r9=flags\n");\r
260   ot("\n");\r
261 \r
262   OpEnd(sea);\r
263   return 0;\r
264 }\r
265 \r
266 // --------------------- Opcodes 0x4880+ ---------------------\r
267 // Emit an Ext opcode, 01001000 1x000nnn\r
268 int OpExt(int op)\r
269 {\r
270   int ea=0;\r
271   int size=0,use=0;\r
272   int shift=0;\r
273 \r
274   ea=op&0x0007;\r
275   size=(op>>6)&1;\r
276   shift=32-(8<<size);\r
277 \r
278   use=OpBase(op,size);\r
279   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
280 \r
281   OpStart(op); Cycles=4;\r
282 \r
283   EaCalc (10,0x0007,ea,size+1,0,0);\r
284   EaRead (10,     0,ea,size+1,0x0007,0,0);\r
285 \r
286   ot("  mov r0,r0,asl #%d\n",shift);\r
287   ot("  adds r0,r0,#0 ;@ Defines NZ, clears CV\n");\r
288   ot("  mrs r9,cpsr ;@ r9=flags\n");\r
289   ot("  mov r1,r0,asr #%d\n",shift);\r
290   ot("\n");\r
291 \r
292   EaWrite(10,     1,ea,size+1,0x0007,0,0);\r
293 \r
294   OpEnd();\r
295   return 0;\r
296 }\r
297 \r
298 // --------------------- Opcodes 0x50c0+ ---------------------\r
299 // Emit a Set cc opcode, 0101cccc 11eeeeee\r
300 int OpSet(int op)\r
301 {\r
302   int cc=0,ea=0;\r
303   int size=0,use=0,changed_cycles=0;\r
304   char *cond[16]=\r
305   {\r
306     "al","", "hi","ls","cc","cs","ne","eq",\r
307     "vc","vs","pl","mi","ge","lt","gt","le"\r
308   };\r
309 \r
310   cc=(op>>8)&15;\r
311   ea=op&0x003f;\r
312 \r
313   if ((ea&0x38)==0x08) return 1; // dbra, not scc\r
314   \r
315   // See if we can do this opcode:\r
316   if (EaCanWrite(ea)==0) return 1;\r
317 \r
318   use=OpBase(op,size);\r
319   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
320 \r
321   changed_cycles=ea<8 && cc>=2;\r
322   OpStart(op,ea,0,changed_cycles); Cycles=8;\r
323   if (ea<8) Cycles=4;\r
324 \r
325   if (cc)\r
326     ot("  mov r1,#0\n");\r
327 \r
328   switch (cc)\r
329   {\r
330     case 0: // T\r
331       ot("  mvn r1,#0\n");\r
332       if (ea<8) Cycles+=2;\r
333       break;\r
334     case 1: // F\r
335       break;\r
336     case 2: // hi\r
337       ot("  tst r9,#0x60000000 ;@ hi: !C && !Z\n");\r
338       ot("  mvneq r1,r1\n");\r
339       if (ea<8) ot("  subeq r5,r5,#2 ;@ Extra cycles\n");\r
340       break;\r
341     case 3: // ls\r
342       ot("  tst r9,#0x60000000 ;@ ls: C || Z\n");\r
343       ot("  mvnne r1,r1\n");\r
344       if (ea<8) ot("  subne r5,r5,#2 ;@ Extra cycles\n");\r
345       break;\r
346     default:\r
347       ot(";@ Is the condition true?\n");\r
348       ot("  msr cpsr_flg,r9 ;@ ARM flags = 68000 flags\n");\r
349       ot("  mvn%s r1,r1\n",cond[cc]);\r
350       if (ea<8) ot("  sub%s r5,r5,#2 ;@ Extra cycles\n",cond[cc]);\r
351       break;\r
352   }\r
353 \r
354   ot("\n");\r
355 \r
356   eawrite_check_addrerr=1;\r
357   EaCalc (0,0x003f, ea,size,0,0);\r
358   EaWrite(0,     1, ea,size,0x003f,0,0);\r
359 \r
360   opend_op_changes_cycles=changed_cycles;\r
361   OpEnd(ea,0);\r
362   return 0;\r
363 }\r
364 \r
365 // Emit a Asr/Lsr/Roxr/Ror opcode\r
366 static int EmitAsr(int op,int type,int dir,int count,int size,int usereg)\r
367 {\r
368   char pct[8]=""; // count\r
369   int shift=32-(8<<size);\r
370 \r
371   if (count>=1) sprintf(pct,"#%d",count); // Fixed count\r
372 \r
373   if (usereg)\r
374   {\r
375     ot(";@ Use Dn for count:\n");\r
376     ot("  and r2,r8,#0x0e00\n");\r
377     ot("  ldr r2,[r7,r2,lsr #7]\n");\r
378     ot("  and r2,r2,#63\n");\r
379     ot("\n");\r
380     strcpy(pct,"r2");\r
381   }\r
382   else if (count<0)\r
383   {\r
384     ot("  mov r2,r8,lsr #9 ;@ Get 'n'\n");\r
385     ot("  and r2,r2,#7\n\n"); strcpy(pct,"r2");\r
386   }\r
387 \r
388   // Take 2*n cycles:\r
389   if (count<0) ot("  sub r5,r5,r2,asl #1 ;@ Take 2*n cycles\n\n");\r
390   else Cycles+=count<<1;\r
391 \r
392   if (type<2)\r
393   {\r
394     // Asr/Lsr\r
395     if (dir==0 && size<2)\r
396     {\r
397       ot(";@ For shift right, use loworder bits for the operation:\n");\r
398       ot("  mov r0,r0,%s #%d\n",type?"lsr":"asr",32-(8<<size));\r
399       ot("\n");\r
400     }\r
401 \r
402     if (type==0 && dir) ot("  adds r3,r0,#0 ;@ save old value for V flag calculation, also clear V\n");\r
403 \r
404     ot(";@ Shift register:\n");\r
405     if (type==0) ot("  movs r0,r0,%s %s\n",dir?"asl":"asr",pct);\r
406     if (type==1) ot("  movs r0,r0,%s %s\n",dir?"lsl":"lsr",pct);\r
407 \r
408     OpGetFlags(0,0);\r
409     if (usereg) { // store X only if count is not 0\r
410       ot("  cmp %s,#0 ;@ shifting by 0?\n",pct);\r
411       ot("  biceq r9,r9,#0x20000000 ;@ if so, clear carry\n");\r
412       ot("  strne r9,[r7,#0x4c] ;@ else Save X bit\n");\r
413     } else {\r
414       // count will never be 0 if we use immediate\r
415       ot("  str r9,[r7,#0x4c] ;@ Save X bit\n");\r
416     }\r
417     ot("\n");\r
418 \r
419     if (dir==0 && size<2)\r
420     {\r
421       ot(";@ restore after right shift:\n");\r
422       ot("  movs r0,r0,lsl #%d\n",32-(8<<size));\r
423       if (type)\r
424         ot("  orrmi r9,r9,#0x80000000 ;@ Potentially missed N flag\n");\r
425       ot("\n");\r
426     }\r
427 \r
428     if (type==0 && dir) {\r
429       ot(";@ calculate V flag (set if sign bit changes at anytime):\n");\r
430       ot("  mov r1,#0x80000000\n");\r
431       ot("  ands r3,r3,r1,asr %s\n", pct);\r
432       ot("  cmpne r3,r1,asr %s\n", pct);\r
433       ot("  eoreq r1,r0,r3\n"); // above check doesn't catch (-1)<<(32+), so we need this\r
434       ot("  tsteq r1,#0x80000000\n");\r
435       ot("  orrne r9,r9,#0x10000000\n");\r
436       ot("\n");\r
437     }\r
438   }\r
439 \r
440   // --------------------------------------\r
441   if (type==2)\r
442   {\r
443     int wide=8<<size;\r
444 \r
445     // Roxr\r
446     if(count == 1) {\r
447       if(dir==0) {\r
448         if(size!=2) {\r
449           ot("  orr r0,r0,r0,lsr #%i\n", size?16:24);\r
450           ot("  bic r0,r0,#0x%x\n", 1<<(32-wide));\r
451         }\r
452         GetXBit(0);\r
453         ot("  movs r0,r0,rrx\n");\r
454         OpGetFlags(0,1);\r
455       } else {\r
456         ot("  ldr r3,[r7,#0x4c]\n");\r
457         ot("  movs r0,r0,lsl #1\n");\r
458         OpGetFlags(0,1);\r
459         ot("  tst r3,#0x20000000\n");\r
460         ot("  orrne r0,r0,#0x%x\n", 1<<(32-wide));\r
461         ot("  bicne r9,r9,#0x40000000 ;@ clear Z in case it got there\n");\r
462       }\r
463       ot("  bic r9,r9,#0x10000000 ;@ make suve V is clear\n");\r
464       return 0;\r
465     }\r
466 \r
467     if (usereg)\r
468     {\r
469       if (size==2)\r
470       {\r
471         ot("  subs r2,r2,#33\n");\r
472         ot("  addmis r2,r2,#33 ;@ Now r2=0-%d\n",wide);\r
473       }\r
474       else\r
475       {\r
476         ot(";@ Reduce r2 until <0:\n");\r
477         ot("Reduce_%.4x%s\n",op,ms?"":":");\r
478         ot("  subs r2,r2,#%d\n",wide+1);\r
479         ot("  bpl Reduce_%.4x\n",op);\r
480         ot("  adds r2,r2,#%d ;@ Now r2=0-%d\n",wide+1,wide);\r
481       }\r
482       ot("  beq norotx_%.4x\n",op);\r
483       ot("\n");\r
484     }\r
485 \r
486     if (usereg||count < 0)\r
487     {\r
488       if (dir) ot("  rsb r2,r2,#%d ;@ Reverse direction\n",wide+1);\r
489     }\r
490     else\r
491     {\r
492       if (dir) ot("  mov r2,#%d ;@ Reversed\n",wide+1-count);\r
493       else     ot("  mov r2,#%d\n",count);\r
494     }\r
495 \r
496     if (shift) ot("  mov r0,r0,lsr #%d ;@ Shift down\n",shift);\r
497 \r
498     ot("\n");\r
499     ot(";@ First get X bit (middle):\n");\r
500     ot("  ldr r3,[r7,#0x4c]\n");\r
501     ot("  rsb r1,r2,#%d\n",wide);\r
502     ot("  and r3,r3,#0x20000000\n");\r
503     ot("  mov r3,r3,lsr #29\n");\r
504     ot("  mov r3,r3,lsl r1\n");\r
505 \r
506     ot(";@ Rotate bits:\n");\r
507     ot("  orr r3,r3,r0,lsr r2 ;@ Orr right part\n");\r
508     ot("  rsbs r2,r2,#%d ;@ should also clear ARM V\n",wide+1);\r
509     ot("  orrs r0,r3,r0,lsl r2 ;@ Orr left part, set flags\n");\r
510     ot("\n");\r
511 \r
512     if (shift) ot("  movs r0,r0,lsl #%d ;@ Shift up and get correct NC flags\n",shift);\r
513     OpGetFlags(0,!usereg);\r
514     if (usereg) { // store X only if count is not 0\r
515       ot("  str r9,[r7,#0x4c] ;@ if not 0, Save X bit\n");\r
516       ot("  b nozerox%.4x\n",op);\r
517       ot("norotx_%.4x%s\n",op,ms?"":":");\r
518       ot("  ldr r2,[r7,#0x4c]\n");\r
519       ot("  adds r0,r0,#0 ;@ Defines NZ, clears CV\n");\r
520       OpGetFlags(0,0);\r
521       ot("  and r2,r2,#0x20000000\n");\r
522       ot("  orr r9,r9,r2 ;@ C = old_X\n");\r
523       ot("nozerox%.4x%s\n",op,ms?"":":");\r
524     }\r
525 \r
526     ot("\n");\r
527   }\r
528 \r
529   // --------------------------------------\r
530   if (type==3)\r
531   {\r
532     // Ror\r
533     if (size<2)\r
534     {\r
535       ot(";@ Mirror value in whole 32 bits:\n");\r
536       if (size<=0) ot("  orr r0,r0,r0,lsr #8\n");\r
537       if (size<=1) ot("  orr r0,r0,r0,lsr #16\n");\r
538       ot("\n");\r
539     }\r
540 \r
541     ot(";@ Rotate register:\n");\r
542     if (!dir) ot("  adds r0,r0,#0 ;@ first clear V and C\n"); // ARM does not clear C if rot count is 0\r
543     if (count<0)\r
544     {\r
545       if (dir) ot("  rsb %s,%s,#32\n",pct,pct);\r
546       ot("  movs r0,r0,ror %s\n",pct);\r
547     }\r
548     else\r
549     {\r
550       int ror=count;\r
551       if (dir) ror=32-ror;\r
552       if (ror&31) ot("  movs r0,r0,ror #%d\n",ror);\r
553     }\r
554 \r
555     OpGetFlags(0,0);\r
556     if (dir)\r
557     {\r
558       ot("  bic r9,r9,#0x30000000 ;@ clear CV\n");\r
559       ot(";@ Get carry bit from bit 0:\n");\r
560       if (usereg)\r
561       {\r
562         ot("  cmp %s,#32 ;@ rotating by 0?\n",pct);\r
563         ot("  tstne r0,#1 ;@ no, check bit 0\n");\r
564       }\r
565       else\r
566         ot("  tst r0,#1\n");\r
567       ot("  orrne r9,r9,#0x20000000\n");\r
568     }\r
569     ot("\n");\r
570 \r
571   }\r
572   // --------------------------------------\r
573   \r
574   return 0;\r
575 }\r
576 \r
577 // Emit a Asr/Lsr/Roxr/Ror opcode - 1110cccd xxuttnnn\r
578 // (ccc=count, d=direction(r,l) xx=size extension, u=use reg for count, tt=type, nnn=register Dn)\r
579 int OpAsr(int op)\r
580 {\r
581   int ea=0,use=0;\r
582   int count=0,dir=0;\r
583   int size=0,usereg=0,type=0;\r
584 \r
585   count =(op>>9)&7;\r
586   dir   =(op>>8)&1;\r
587   size  =(op>>6)&3;\r
588   if (size>=3) return 1; // use OpAsrEa()\r
589   usereg=(op>>5)&1;\r
590   type  =(op>>3)&3;\r
591 \r
592   if (usereg==0) count=((count-1)&7)+1; // because ccc=000 means 8\r
593 \r
594   // Use the same opcode for target registers:\r
595   use=op&~0x0007;\r
596 \r
597   // As long as count is not 8, use the same opcode for all shift counts:\r
598   if (usereg==0 && count!=8 && !(count==1&&type==2)) { use|=0x0e00; count=-1; }\r
599   if (usereg) { use&=~0x0e00; count=-1; } // Use same opcode for all Dn\r
600 \r
601   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
602 \r
603   OpStart(op,ea,0,count<0); Cycles=size<2?6:8;\r
604 \r
605   EaCalc(10,0x0007, ea,size,1);\r
606   EaRead(10,     0, ea,size,0x0007,1);\r
607 \r
608   EmitAsr(op,type,dir,count, size,usereg);\r
609 \r
610   EaWrite(10,    0, ea,size,0x0007,1);\r
611 \r
612   opend_op_changes_cycles = (count<0);\r
613   OpEnd(ea,0);\r
614 \r
615   return 0;\r
616 }\r
617 \r
618 // Asr/Lsr/Roxr/Ror etc EA - 11100ttd 11eeeeee \r
619 int OpAsrEa(int op)\r
620 {\r
621   int use=0,type=0,dir=0,ea=0,size=1;\r
622 \r
623   type=(op>>9)&3;\r
624   dir =(op>>8)&1;\r
625   ea  = op&0x3f;\r
626 \r
627   if (ea<0x10) return 1;\r
628   // See if we can do this opcode:\r
629   if (EaCanRead(ea,0)==0) return 1;\r
630   if (EaCanWrite(ea)==0) return 1;\r
631 \r
632   use=OpBase(op,size);\r
633   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
634 \r
635   OpStart(op,ea); Cycles=6; // EmitAsr() will add 2\r
636 \r
637   EaCalc (10,0x003f,ea,size,1);\r
638   EaRead (10,     0,ea,size,0x003f,1);\r
639 \r
640   EmitAsr(op,type,dir,1,size,0);\r
641 \r
642   EaWrite(10,     0,ea,size,0x003f,1);\r
643 \r
644   OpEnd(ea);\r
645   return 0;\r
646 }\r
647 \r
648 int OpTas(int op, int gen_special)\r
649 {\r
650   int ea=0;\r
651   int use=0;\r
652 \r
653   ea=op&0x003f;\r
654 \r
655   // See if we can do this opcode:\r
656   if (EaCanWrite(ea)==0 || EaAn(ea)) return 1;\r
657 \r
658   use=OpBase(op,0);\r
659   if (op!=use) { OpUse(op,use); return 0; } // Use existing handler\r
660 \r
661   if (!gen_special) OpStart(op,ea);\r
662   else\r
663     ot("Op%.4x_%s\n", op, ms?"":":");\r
664 \r
665   Cycles=4;\r
666   if(ea>=8) Cycles+=10;\r
667 \r
668   EaCalc (10,0x003f,ea,0,1);\r
669   EaRead (10,     1,ea,0,0x003f,1);\r
670 \r
671   ot("  adds r1,r1,#0 ;@ Defines NZ, clears CV\n");\r
672   OpGetFlags(0,0);\r
673   ot("\n");\r
674 \r
675 #if CYCLONE_FOR_GENESIS\r
676   // the original Sega hardware ignores write-back phase (to memory only)\r
677   if (ea < 0x10 || gen_special) {\r
678 #endif\r
679     ot("  orr r1,r1,#0x80000000 ;@ set bit7\n");\r
680 \r
681     EaWrite(10,     1,ea,0,0x003f,1);\r
682 #if CYCLONE_FOR_GENESIS\r
683   }\r
684 #endif\r
685 \r
686   OpEnd(ea);\r
687 \r
688 #if (CYCLONE_FOR_GENESIS == 2)\r
689   if (!gen_special && ea >= 0x10) {\r
690     OpTas(op, 1);\r
691   }\r
692 #endif\r
693 \r
694   return 0;\r
695 }\r
696 \r