drc: add a timing hack for Internal Section
[pcsx_rearmed.git] / libpcsxcore / new_dynarec / emu_if.h
index 17abab0..a6846e2 100644 (file)
@@ -7,8 +7,7 @@ extern char invalid_code[0x100000];
 #define EAX 0
 #define ECX 1
 
-/* same as psxRegs */
-extern int reg[];
+extern int dynarec_local[];
 
 /* same as psxRegs.GPR.n.* */
 extern int hi, lo;
@@ -57,9 +56,6 @@ extern const char gte_cycletab[64];
 extern const uint64_t gte_reg_reads[64];
 extern const uint64_t gte_reg_writes[64];
 
-/* dummy */
-extern int FCR0, FCR31;
-
 /* mem */
 extern void *mem_rtab;
 extern void *mem_wtab;
@@ -86,6 +82,7 @@ extern void *zeromem_ptr;
 extern void *scratch_buf_ptr;
 
 // same as invalid_code, just a region for ram write checks (inclusive)
+// (psx/guest address range)
 extern u32 inv_code_start, inv_code_end;
 
 /* cycles/irqs */
@@ -100,7 +97,7 @@ void pcsx_mtc0_ds(u32 reg, u32 val);
 extern void SysPrintf(const char *fmt, ...);
 
 #ifdef RAM_FIXED
-#define rdram ((u_int)0x80000000)
+#define rdram ((u_char *)0x80000000)
 #else
-#define rdram ((u_int)psxM)
+#define rdram ((u_char *)psxM)
 #endif